版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、<p><b> 課程設計任務書</b></p><p> 題 目: 基于CMOS的二輸入與門電路</p><p><b> 初始條件:</b></p><p> 計算機、Cadence軟件、L-Edit軟件 </p><p> 要求完成的主要任務: (包括課程設計工作量及其技
2、術要求,以及說明書撰寫等具體要求)</p><p> 1、課程設計工作量:2周</p><p><b> 2、技術要求:</b></p><p> ?。?)學習Cadence IC軟件和L-Edit軟件。</p><p> ?。?)設計一個基于CMOS的二輸入的與門電路。</p><p>
3、(3)利用Cadence和L-Edit軟件對該電路進行系統設計、電路設計和版圖設計,并進行相應的設計、模擬和仿真工作。</p><p> 3、查閱至少5篇參考文獻。按《武漢理工大學課程設計工作規(guī)范》要求撰寫設計報告書。全文用A4紙打印,圖紙應符合繪圖規(guī)范。</p><p><b> 時間安排:</b></p><p> 2013.11.2
4、2布置課程設計任務、選題;講解課程設計具體實施計劃與課程設計報告格式的要求;課程設計答疑事項。</p><p> 2013.11.25-11.27學習Cadence IC和L-Edit軟件,查閱相關資料,復習所設計內容的基本理論知識。</p><p> 2013.11.28-12.5對二輸入與門電路進行設計仿真工作,完成課設報告的撰寫。</p><p> 20
5、13.12.6 提交課程設計報告,進行答辯。</p><p> 指導教師簽名: 年 月 日</p><p> 系主任(或責任教師)簽名: 年 月 日</p><p><b> 目 錄</b></p><p> 摘
6、要………………………………………………………………….....2</p><p> 緒論…....………………………………………….…………………....3</p><p><b> 一、設計要求4</b></p><p><b> 二、設計原理4</b></p><p><b>
7、; 三、設計思路4</b></p><p> 3.1、非門電路4</p><p> 3.2、二輸入與非門電路6</p><p> 3.3、二輸入與門電路8</p><p> 四、二輸入與門電路設計9</p><p> 4.1、原理圖設計9</p><p>
8、4.2、仿真分析10</p><p> 4.3、生成網絡表13</p><p> 五、版圖設計………………………20</p><p> 5.1、PMOS管版圖設計…………..……………….……..20</p><p> 5.2、NMOS管版圖設計…….………………………….….22</p><p> 5
9、.3、與門版圖設計……..………………….…………...…23</p><p> 5.4、總版圖DRC檢查及SPC文件的生成…………....…25</p><p> 六、心得體會………………………………………………..…….......28</p><p> 七、參考文獻……………………………………………………....…29</p><p&
10、gt; 八、附錄…………………………………………………..…………...30 摘要</p><p> 本文從設計到仿真以及后面的版圖制作等主要用到了Cadence IC軟件和L-Edit軟件等。設計的題目是基于CMOS的二輸入與門電路,電路設計的思路是使用一個二輸入的與非門加一個反相器來實現二輸入與門的功能,其中電路設計部分用的是Cadence IC軟件,仿真部
11、分主要做的是時序仿真,后面的版圖制作用的是L-Edit軟件,由于版圖制作只使用了一個L-Edit軟件,所以版圖完成之后只做了一個基本的DRC檢查。</p><p> 關鍵詞:CMOS門電路、與非門、非門、與門</p><p><b> Abstract</b></p><p> In this paper, from design to
12、production simulation and the back of the map, mainly use the Cadence IC software and L - Edit software, etc. Design the topic is based on CMOS two input and gate, circuit design train of thought is to use a two input na
13、nd gate and an inverter to realize the input and the function of the door, the circuit design part with Cadence IC software, main do is timing simulation, simulation of the back of the map production using L - Edit softw
14、are, due to the map making onl</p><p> Keywords: CMOS gate, NAND gate, NOT gate, AND gate</p><p><b> 緒論</b></p><p> 隨著微電子技術的快速發(fā)展,人們生活水平不斷提高,使得科學技術已融入到社會生活中每一個方面。而對于現代
15、信息產業(yè)和信息社會的基礎來講,集成電路是改造和提升傳統產業(yè)的核心技術。隨著全球信息化、網絡化和知識經濟浪潮的到來,集成電路產業(yè)的地位越來越重要,它已成為事關國民經濟、國防建設、人民生活和信息安全的基礎性、戰(zhàn)略性產業(yè)。 </p><p> 集成電路有兩種。一種是模擬集成電路。另一種是數字集成電路。從制造工藝上可以將目前使用的數字集成電路分為雙極型、單極型和混合型三種。而在數字集成電路中應用最廣泛的就是C
16、MOS集成電路,CMOS集成電路出現于20世紀60年代后期,隨著其制造工藝的不斷進步,CMOS電路逐漸成為當前集成電路的主流產品。本課程設計講的是數字集成電路版圖設計的基本知識。然而在數字集成電路中CMOS門電路的制作是非常重要的。本文便是討論的CMOS與門電路的設計仿真及版圖等的設計。</p><p> 版圖(Layout)是集成電路設計者將設計并模擬優(yōu)化后的電路轉化成的一系列幾何圖形,包含了集成電路尺寸大小
17、、各層拓撲定義等有關器件的所有物理信息。集成電路制造廠家根據 版圖 來制造掩膜。版圖的設計有特定的規(guī)則,這些規(guī)則是集成電路制造廠家根據自己的工藝特點而制定的。不同的工藝,有不同的設計規(guī)則。設計者只有得到了廠家提供的規(guī)則以后,才能開始設計。版圖在設計的過程中要進行定期的檢查,避免錯誤的積累而導致難以修改。很多集成電路的設計軟件都有設計版圖的功能,L-Edit軟件的的版圖設計軟件幫助設計者在圖形方式下繪制版圖。 </p>&l
18、t;p> 對于復雜的版圖設計,一般把版圖設計分成若干個子步驟進行:</p><p> ?。?)劃分 為了將處理問題的規(guī)??s小,通常把整個電路劃分成若干個模塊。</p><p> ?。?)版圖 規(guī)劃和布局是為了每個模塊和整個芯片選擇一個好的布圖方案。</p><p> ?。?)布線 完成模塊間的互連,并進一步優(yōu)化布線結果。</p><p&g
19、t; ?。?)壓縮 是布線完成后的優(yōu)化處理過程,他試圖進一步減小芯片的面積。</p><p><b> 一、設計要求</b></p><p> 1、要求:用MOS器件來設計二輸入與門電路。</p><p> 2、內容:用Cadence軟件進行電路原理圖的繪制,生成網絡表并進行交直流分析及瞬態(tài)分析。</p><p>
20、 3、用L-Edit軟件進行電路版圖的制作及DRC的檢查。</p><p><b> 二、設計原理</b></p><p> 二輸入與門有兩個輸入端A和B以及一個輸出端Q,只有當A端和B端同時為高電平時輸出才為高電平,否則輸出都為低電平,即Q=AB。與門的電路符號和真值表如圖1所示:</p><p> 圖1 與門邏輯符號和真值表<
21、/p><p> 由于此次是用CMOS管構建的二輸入與門,而CMOS管的基本門電路有非門、與非門、或非門等,所以要想實現用CMOS管搭建出二輸入與門電路,由關系式Q==AB可知可以用一個二輸入與非門和一個非門連接,這樣就可以實現一個二輸入與門的電路。本次設計就是用一個二輸入與非門加一個非門從而實現了二輸入與門的功能。</p><p><b> 三、設計思路</b><
22、;/p><p><b> 3.1非門電路</b></p><p> CMOS非門即反相器是由一個N管和一個P管組成的,P管源極接Vdd,N管源極接GND,若輸入IN為低電平,則P管導通,N管截止,輸出OUT為高電平。若輸入IN為高電平,則N管導通,P管截止,輸出OUT為低電平。從而該電路實現了非的邏輯運算,構成了CMOS反相器。CMOS反相器的電路圖如下圖2所示.&l
23、t;/p><p> 圖2 CMOS反相器電路圖</p><p> 當Ui=UIH = VDD,VTN導通,VTP截止,Uo =Uol≈0V </p><p> 當Ui= UIL=0V時,VTN截止,VTP導通,UO = UOH≈VDD </p><p><
24、b> 低電平輸出特性</b></p><p> 當輸出為低電平時,即v0=VOL時,反相器的P溝道管截止、N溝道管導通,工作狀態(tài)如圖3所示,低電平輸入特性如圖4所示。</p><p> 圖3 CMOS反相器的低電平輸出狀態(tài)</p><p> 圖4 CMOS反相器的低電平輸出特性</p><p> (2)高電平輸出特
25、性</p><p> 當輸出為高電平時,即v0=VOH時,反相器的N溝道管截止、P溝道管導通,工作狀態(tài)如圖5所示,低電平輸入特性如圖6所示。</p><p> 圖5 CMOS反相器的高電平輸出狀態(tài)</p><p> 圖6 低電平輸入特性</p><p> 還有就是CMOS電路的優(yōu)點:
26、160; </p><p> ?。?)微功耗。CMOS電路靜態(tài)電流很小,約為納安數量級。 </p><p> ?。?)抗干擾能力很強。輸入噪聲容限可達到VDD/2。 </p><p> ?。?)電源電壓范圍寬。多數CMOS電路可在3~18V的電源電壓范圍內正常工作。</p><p> ?。?)輸入阻抗
27、高。 </p><p> (5)負載能力強。CMOS電路可以帶50個同類門以上。 </p><p> ?。?)邏輯擺幅大(低電平0V,高電平VDD )</p><p> 3.2二輸入與非門電路</p><p> 二輸入CMOS與非門電路,其中包括兩個個串聯的N溝道增強型MOS管和兩個個并聯的P溝道增強型MO
28、S管。每個輸入端連到一個N溝道和一個P溝道MOS管的柵極。當輸入端A、B中只要有一個為低電平時,就會使與它相連的NMOS管截止,與它相連的PMOS管導通,輸出為高電平;僅當A、B全為高電平時,才會使兩個個串聯的NMOS管都導通,使兩個個并聯的PMOS管都截止,輸出為低電平。設計電路圖如下圖7所示:</p><p> 圖7 CMOS與非門電路</p><p> 二輸入與非門電路的邏輯符號
29、和真值表如下圖8所示:</p><p> 如上圖7中所示,設CMOS管的輸出高電平為“1”,低電平為“0”,圖中T2、T4為兩個串聯的NMOS管,T1、T3為兩個并聯的PMOS管,每個輸入端(A或B)都直接連到配對的NMOS管(驅動管)和PMOS(負載管)的柵極。當兩個輸入中有一個或一個以上為低電平“0”時,與低電平相連接的NMOS管仍截止,而PMOS管導通,使輸出Y為高電平,只有當兩個輸入端同時為高電平“1”
30、時,T2、T4管均導通,T1、T3管都截止,輸出Y為低電平。 </p><p> 由以上分析可知,該電路實現了邏輯與非功能,即Y=。</p><p> 3.3二輸入與門電路</p><p> 在本次設計中,二輸入CMOS與門電路是由一個二輸入CMOS與非門電路和一個非門(反相器)組成,其中二輸入與非門包括兩個個串聯的N溝道增強型MOS管和兩個個并聯的
31、P溝道增強型MOS管,而反相器是由一個N管和一個P管組成的。二輸入與非門的輸出即為反相器的輸入,A、B輸入端連到一個N溝道和一個P溝道MOS管的柵極,輸出極Q為反相器的輸出端。當輸入端A、B中只要有一個為低電平時,與非門部分就會使與它相連的NMOS管截止,與它相連的PMOS管導通,輸出為高電平,從而使反相器的輸入為高電平,使反相器的NMOS管導通PMOS管截止,使反相器輸出即Q端輸出低電平;僅當A、B全為高電平時,才會使與非門部分的兩個
32、串聯的NMOS管都導通,使兩個個并聯的PMOS管都截止,輸出為低電平進而使反相器部分的PMOS管導通NMOS管截止,使輸出端Q輸出高電平,這樣也就實現了二輸入與門的功能。設計電路圖如下圖8所示:</p><p><b> 圖8</b></p><p> 與門電路的邏輯符號和真值表如上文的圖1中所示。</p><p> 四、二輸入與門電路設
33、計</p><p><b> 4.1原理圖設計</b></p><p> 首先打開Cadence16.5選擇其中的Design Entry CIS子軟件,在彈出的窗口中選擇orCAD Capture CIS,如下圖9所示:</p><p><b> 圖9 軟件選擇</b></p><p>
34、進入工作界面之后在菜單欄中選擇File按鈕然后選擇New選項下面的子選項Project來建立新的工程,如下圖10所示:</p><p> 圖10 新建工程文件</p><p> 點擊OK之后就能進入工作界面,如下圖11所示:</p><p> 圖11 Cadence工作界面</p><p> 點擊菜單欄中的Place按鈕選擇Part選
35、項調出元件庫,然后點擊右邊中的處加載需要用到的一些元件庫。</p><p> 從組件庫引用模塊:編輯反相器電路會利用到NMOS, PMOS, Vdd 與Gnd 這4 個模塊,所以要從組件庫中復制NMOS, PMOS, Vdd 與Gnd 這4 個模塊到文件,并在PAGE1編輯畫面中引用。最后畫好的電路原理圖如下圖12中所示:</p><p> 圖12 二輸入與門電路原理圖</p&g
36、t;<p><b> 4.2仿真分析</b></p><p> 電路原理圖畫好之后接下來便是仿真分析了,Cadence軟件提供了直流分析、交流分析、瞬態(tài)分析和靜態(tài)工作點分析等四種分析模式。然而本次我們做的是門電路,輸入輸出信號都是電平信號,研究的是輸入輸出信號隨時間的變化關系,所以只需要做瞬態(tài)分析就行了。</p><p> 首先點擊菜單欄中的Psp
37、ice按鈕選擇New Simulation命令來新建一個仿真文件,在Name中輸入仿真文件名,點擊Creat后,在原來的工程文件夾中就會自動生成一個相應名字的文件夾,后面所做的仿真結果和工程均保存在該文件夾下,如下圖13中所示</p><p> 圖13 仿真文件建立</p><p> 完成上面的操作之后,會彈出如下圖14中所示的仿真參數設置窗口</p><p>
38、 圖14 仿真參數設置窗口</p><p> 在Analysis type(分析類型)中我們選取Time Domain(Transient)(瞬態(tài)分析),然后在后邊的起始時間和終止時間分別設置0和300ms,分析時間步長設置為0.1ms。完成之后點確定。再在仿真工具欄中點擊圖標來進行仿真。這樣又調出了Pspice的界面,再點擊來加入觀測波形,如下圖15中所示:</p><p> 圖1
39、3 仿真端口選擇界面</p><p> 最后出現的A輸入端的波形如下圖14中所示:</p><p> 圖14 A輸入端波形</p><p> 最后為了同時觀測到A、B輸入端和輸出端Q的波形,還能點擊Plot菜單下的Add Plot to Window命令來增加窗口顯示的波形,最后加入B輸入口和Q輸出口后的波形如下圖15中所示:</p><p
40、> 圖15 輸入輸出端波形顯示</p><p> 從圖中可以看到只有當A端口和B端口同時為高電平時輸出口Q才為高電平,否則輸出口Q一直為低電平,波形顯示出電路符合與門電路的功能,即Q=AB。而且從圖中還能看到輸出口Q的波形中有一些分立線狀波形,這些是由于A輸入端和B輸入端處在上升或者下降沿的時候雖然電平并不是標準的高電平,但電壓并不為0,在仿真的時候軟件將這些電平統一作高電平處理,所以才會出現一些分立的
41、線狀波形存在。</p><p><b> 4.3生成網絡表</b></p><p> 電路仿真成功之后接下來就能生成網絡表了,點擊仿真界面左側的圖標(View Simulation Output File)就能看到生成的網絡表,該電路的網絡表如下:</p><p> **** 12/21/13 23:02:10 ****** PSpice
42、 16.5.0 (April 2011) ****** ID# 0 ********</p><p> ** Profile: "SCHEMATIC1-yumen" [ D:\cadence project\yumendianlu-pspicefiles\schematic1\yumen.sim ] </p><p> **** CIRCUIT DESCR
43、IPTION</p><p> ******************************************************************************</p><p> ** Creating circuit file "yumen.cir" </p><p> ** WARNING: THIS AUT
44、OMATICALLY GENERATED FILE MAY BE OVERWRITTEN BY SUBSEQUENT SIMULATIONS</p><p> *Libraries: </p><p> * Profile Libraries :</p><p> * Local Libraries :</p><p> * From
45、 [PSPICE NETLIST] section of E:\Cadence\SPB_16.5\tools\PSpice\PSpice.ini file:</p><p> .lib "nom.lib" </p><p> *Analysis directives: </p><p> .TRAN 0 300ms 0 0.1m <
46、/p><p> .PROBE V(alias(*)) I(alias(*)) W(alias(*)) D(alias(*)) NOISE(alias(*)) </p><p> .INC "..\SCHEMATIC1.net" </p><p> **** INCLUDING SCHEMATIC1.net ****</p><
47、;p> * source YUMENDIANLU</p><p> .EXTERNAL OUTPUT Q</p><p> M_M1 N00323 N00394 N00265 N00265 MbreakP </p><p> M_M2 N00323 N00285 N00265 N00265 Mbrea
48、kP </p><p> M_M3 N00323 N00285 N00351 0 MbreakN </p><p> M_M4 N00351 N00394 0 0 MbreakN </p><p> M_M6 Q N00323 0 0 MbreakN
49、 </p><p> M_M5 Q N00323 N00265 N00265 MbreakP </p><p> V_V1 N00265 0 5Vdc</p><p> V_A N00285 0 </p><p> +PULSE 0 5 0 0.4u
50、s 0.5us 10ms 20ms</p><p> V_B N00394 0 </p><p> +PULSE 0 5 0 0.4us 0.5us 20ms 40ms</p><p> **** RESUMING yumen.cir ****</p><p><b> .END</b><
51、/p><p> **** 12/21/13 23:02:10 ****** PSpice 16.5.0 (April 2011) ****** ID# 0 ********</p><p> ** Profile: "SCHEMATIC1-yumen" [ D:\cadence project\yumendianlu-pspicefiles\schematic1\yu
52、men.sim ] </p><p> **** MOSFET MODEL PARAMETERS</p><p> ******************************************************************************</p><p> MbreakP MbreakN
53、 </p><p> PMOS NMOS </p><p> LEVEL 1 1 </p><p> L 100.000000E-06 100.000000E-06 </p><p> W 100.000000E-06 100.
54、000000E-06 </p><p> VTO 0 0 </p><p> KP 20.000000E-06 20.000000E-06 </p><p> GAMMA 0 0 </p><p> PHI
55、.6 .6 </p><p> LAMBDA 0 0 </p><p> IS 10.000000E-15 10.000000E-15 </p><p> JS 0 0 </p>&l
56、t;p> PB .8 .8 </p><p> PBSW .8 .8 </p><p> CJ 0 0 </p><p> CJSW 0 0
57、 </p><p> CGSO 0 0 </p><p> CGDO 0 0 </p><p> CGBO 0 0 </p><p> TOX 0
58、 0 </p><p> XJ 0 0 </p><p> UCRIT 10.000000E+03 10.000000E+03 </p><p> DIOMOD 1 1 </p><p&
59、gt; VFB 0 0 </p><p> LETA 0 0 </p><p> WETA 0 0 </p><p> U0 0 0 &
60、lt;/p><p> TEMP 0 0 </p><p> VDD 5 5 </p><p> XPART 0 0 </p><p> **** 12/21/13 23:0
61、2:10 ****** PSpice 16.5.0 (April 2011) ****** ID# 0 ********</p><p> ** Profile: "SCHEMATIC1-yumen" [ D:\cadence project\yumendianlu-pspicefiles\schematic1\yumen.sim ] </p><p> ****
62、 INITIAL TRANSIENT SOLUTION TEMPERATURE = 27.000 DEG C</p><p> ******************************************************************************</p><p> NODE VOLTAGE NODE VOLT
63、AGE NODE VOLTAGE NODE VOLTAGE</p><p> ( Q) 50.10E-09 (N00265) 5.0000 (N00285) 0.0000 (N00323) 5.0000 </p><p> (N00351)-543.6E-09 (N00394) 0.0000 </p><
64、;p> VOLTAGE SOURCE CURRENTS</p><p> NAME CURRENT</p><p> V_V1 -1.002E-11</p><p> V_A 0.000E+00</p><p> V_B 0.000E+00</p>
65、<p> TOTAL POWER DISSIPATION 5.01E-11 WATTS</p><p> JOB CONCLUDED</p><p> **** 12/21/13 23:02:10 ****** PSpice 16.5.0 (April 2011) ****** ID# 0 ********</p><p> ** Prof
66、ile: "SCHEMATIC1-yumen" [ D:\cadence project\yumendianlu-pspicefiles\schematic1\yumen.sim ] </p><p> **** JOB STATISTICS SUMMARY</p><p> ****************************************
67、**************************************</p><p> Total job time (using Solver 1) = .28</p><p><b> 五、版圖設計</b></p><p> 5.1PMOS管版圖設計</p><p> 由于L-Ed
68、it軟件在進行電路版圖設計之前首先得進行元器件版圖的設計,而在本次電路中用到的元器件有PMOS管和NMOS管,所以在畫與門版圖之前首先要先繪制好PMOS管和NMOS管的版圖。</p><p> ?。?)打開L-Edit程序:L-Edit會自動將工作文件命名為Layout1.tdb并顯示在窗口的標題欄上,如下圖16中所示。</p><p> ?。?)另存為新文件:選擇執(zhí)行File/Save
69、As子命令,打開“另存為”對話框,在“保存在”下拉列表框中選擇存貯目錄,在“文件名”文本框中輸入新文件名稱,如Ex1。</p><p> 圖16 L-Edit菜單欄</p><p> (3)替換設置信息:用于將已有的設計文件的設定(如格點、圖層等) 應用于當前的文件中。選擇執(zhí)行File/Replace Setup子命令打開對話框,單擊“From File”欄填充框的右側的Browser
70、按鈕,選擇X: \ Ledit1.1\Samples\SPR\example1\lights.tdb文件,如下圖17所示,單擊OK就將lights.tdb文件中的格點、圖層等設定應用在當前文件中。</p><p> 設置好這些之后其它的都選擇系統默認的值就行,然后就可以開始元件版圖的繪制了。首先繪制PMOS管的N Well層,在Layers面板的下拉列表中選取N Well選項,再從Drawing工具欄中選擇按鈕
71、,在Cell0編輯窗口畫出橫向24格縱向15格的方形即為N Well,如圖18中所示。</p><p> 畫好N Well層之后然后再繼續(xù)按照規(guī)則一步步繪制好Active層、P Select層、Ploy層、Active Contact層、Metal1層等,每設計好一層并將其擺放到規(guī)定的位置,然后進行一次DRC檢查,確認是否有錯誤,一切都無誤之后就能保存了,制作好的PMOS版圖如圖19中所示。</p>
72、<p> 圖19 PMOS管版圖</p><p> 5.2NMOS管版圖設計</p><p> 在PMOS管設計好并保存之后就能開始繪制NMOS管的版圖了,新建NMOS單元:選擇Cell/New命令,打開Create New Cell對話框,在其中的New cell name欄中輸入nmos,單擊OK按鈕。</p><p> 繪制NMOS單元:
73、根據繪制PMOS單元的過程,依次繪制Active圖層、N Select圖層、Ploy圖層、Active Contact圖層與Metal1圖層,完成后的NMOS單元如圖20中所示。其中,Active寬度為14個柵格,高為5個柵格;Ploy寬為2個柵格,高為9個柵格;N Select寬為18個柵格,高為9個柵格;兩個Active Contact的寬和高皆為2個柵格;兩個Metal1的寬和高皆為4個柵格。</p><p&g
74、t; 圖20 NMOS管版圖</p><p><b> 5.3與門版圖設計</b></p><p> 在前兩步中分別已經做好了PMOS管和NMOS管的版圖設計,接下來就能開始進行與門版圖的搭建和連線了。</p><p> 啟動L-Edit程序,將文件另存為EX2,將文件lights.tdb應用在當前的文件中,設定坐標和柵格。</p
75、><p> 復制單元:執(zhí)行Cell/Copy命令,打開Select Cell to Copy對話框,將Ex1.tdb中的nmos單元和pmos單元復制到Ex2.tdb文件中。</p><p> 引用nmos和pmos單元:執(zhí)行Cell/Instance命令,打開Select Cell to</p><p> Instance對話框,選擇nmos單元單擊OK按鈕,可
76、以在編輯畫面出現一個nmos單元;再選擇pmos單元單擊OK,在編輯畫面多出一個與nmos重疊的pmos單元,可以用Alt鍵加鼠標拖曳的方法分開pmos和nmos,如圖21中所示。</p><p><b> 圖21 元件引用</b></p><p> 由于本次繪制與門電路需要用到3個PMOS管和3個NMOS管,所以上步中的引用pmos和nmos單元分別需要進行三次
77、,然后再進行元器件之間的電路連接。</p><p> 連接pmos和nmos的漏極:由于反相器pmos和nmos的漏極是相連的,可利用Metal1將nmos與pmos的右邊擴散區(qū)有接觸點處相連接,繪制出Metal1寬為4個柵格、高為11個柵格,進行電氣檢查,沒有錯誤,如圖22中所示。</p><p> 按照電路原理圖一步一步將所有的線路都連接好,然后再標出Vdd、GND節(jié)點以及輸入輸出
78、端口A、B、Q等節(jié)點。例如標注Vdd和GND節(jié)點的方法是單擊插入節(jié)點圖標,再到繪圖窗口中用鼠標左鍵拖曳出一個與上方電源線重疊的寬為39柵格、高為5個柵格的方格后,將自動出現Edit Object(s)對話框,在“On”框的下拉列表中選擇Metal1,如圖22中所示。在Port name欄內鍵入Vdd,在Text Alignment選項中選擇文字相對于框的位置的右邊。然后單擊“確定”按鈕。用同樣的方式標出GND、A、B以及Q。</p
79、><p> 放好上面的所有節(jié)點標號之后最整個二輸入與門電路的版圖就算做好了,接下來再進行單元名稱的修改。執(zhí)行Cell/Rename Cell命令,打開Rename Cell Cell0對話窗口,將cell名修改為yumen。最后畫好的完整版圖如下圖23中所示。</p><p> 圖23 二輸入與門電路版圖</p><p> 5.4總版圖DRC檢查及SPC文件的生成
80、</p><p> 版圖畫好之后接下來就是做總版圖DRC、ERC、LVS檢查以及SPC文件的生成,由于本次設計是用的Cadence軟件做的電路原理圖設計,而版圖設計是用的L-Edit軟件,所以無法做LVS檢查,同時由于L-Edit軟件只提供了DRC檢查,所以本次設計只做DRC檢查。</p><p> 選擇Tools/DRC命令,打開Design Rule Check對話框,選中Writ
81、e errors to files復選框將錯誤項目記錄到yumen.drc文件或自行取文件名,單擊“確定”按鈕,進行設計規(guī)則檢查,結果如圖24中所示</p><p> 圖24 二輸入與門版圖DRC檢查</p><p> 從圖28中可以看到,整個與門電路的版圖DRC沒有錯誤,然后接下來就能生成SPC文件了。</p><p> 執(zhí)行Tools/Extract命令或
82、單擊圖標,打開Extract對話框,在Extract definition file欄內選擇X: \Ledit11.1\Samples\ SPR\example1\lights.ext文件,如圖25所示。</p><p> 圖25 SPC文件設置界面</p><p> 選擇Output標簽頁,在“Comments”欄中,選擇Write nodes name選項,在“Write node
83、s and devices as”欄內選中Names項,即設定輸出節(jié)點以名字出現,并在SPICE include statement欄內輸入“.include X: \Tspice81\models\m12_125.md”,然后單擊Run按鈕,即可提取yumen.spc文件,執(zhí)行File/Open命令,打開yumen.spc文件。最后與門電路的SPC文件如下:</p><p> * Circuit Extrac
84、ted by Tanner Research's L-Edit Version 11.10 / Extract Version 11.10 ;</p><p> * TDB File: D:\課件\L-Edit 11.1\L-Edit 11.1\L-Edit 11.1\workdesk\Ex2.tdb</p><p> * Cell: yumenVersion 1.04&
85、lt;/p><p> * Extract Definition File: ..\samples\spr\example1\lights.ext</p><p> * Extract Date and Time: 12/20/2013 - 20:17</p><p> .include D:\課件\L-Edit 11.1\L-Edit 11.1\L-Edit
86、11.1\workdesk\ext_devc.md</p><p> * Warning: Layers with Unassigned FRINGE Capacitance.</p><p> * <Poly1-Poly2 Capacitor ID></p><p> * <Pad Comment></p>&
87、lt;p> * NODE NAME ALIASES</p><p> * 1 = OUT (34,291)</p><p> * 2 = Vdd (-111,309)</p><p> * 3 = GND (-111,270)</p><p> * 5 = B (-35.5,28
88、5)</p><p> * 6 = A (-95,286)</p><p> M1 OUT 4 Vdd Vdd PMOS L=2u W=5u $ (31 301.5 33 306.5)</p><p> M2 OUT 4 GND GND NMOS L=2u W=5u $ (31 277.5 33 282.5)</p>&l
89、t;p> M3 4 B Vdd Vdd PMOS L=2u W=5u $ (-25.5 301 -23.5 306)</p><p> M4 4 A Vdd Vdd PMOS L=2u W=5u $ (-85 301 -83 306)</p><p> M5 4 B GND GND NMOS L=2u W=5u $ (-25.5 277.5 -23.5 282
90、.5)</p><p> M6 4 A GND GND NMOS L=2u W=5u $ (-85 277.5 -83 282.5)</p><p> * Total Nodes: 6</p><p> * Total Elements: 6</p><p> * Total Number of Shorted Elements
91、 not written to the SPICE file: 0</p><p> * Output Generation Elapsed Time: 0.015 sec</p><p> * Total Extract Elapsed Time: 2.296 sec</p><p><b> .END</b></p>&
92、lt;p><b> 六、心得體會</b></p><p> 此次課程設計在老師的悉心指導,同學們的熱情幫助下,我已圓滿完成了本次課程設計的要求。從課題選擇到具體構思和內容以及數據的測試,我深刻體會到做事情不能急躁,從電路原理圖的繪制到仿真,再到版圖的制作,每一步都要要細心仔細的去完成。在這周時間所經歷的學習和生活,我深刻感受到老師的精心指導和無私的關懷,讓我受益匪淺。本次課程設計的
93、名稱為“二輸入與門電路設計”,經過此次課設使我對Cadence軟件和L-Edit軟件的使用都有了更深刻的了解,這將對我以后的學習和工作帶來莫大的幫助。</p><p><b> 八、參考文獻</b></p><p> 權海洋主編。《超大規(guī)模集成電路設計與實踐》,西安電子科技大學出版社,2003年出版。 </p><p> 高德遠主編。《超
94、大規(guī)模集成電路-系統和電路的設計原理》,高等教育出版社,2003年出版。 </p><p> 賈新章等. OrCAD/Capture CIS 9實用教程。 西安電子科技大學出版社,2000年出版。</p><p> 賈新章等. OrCAD/Capture 9實用教程。 西安電子科技大學出版社,1999年出版。</p><p> 鄧紅輝等譯。《CMOS集成電路版
95、圖---概念、方法與工具》,電子工業(yè)出版社,2006年3月出版。</p><p> 孫潤等編著?!禩ANNER集成電路設計教程》(第一、二冊),北京希望電子出版</p><p><b> 九、附錄</b></p><p> 7.1二輸入與門電路原理圖</p><p> 7.2二輸入與門電路版圖</p>
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 集成電路課程設計(cmos二輸入與門)
- 集成電路課程設計
- 集成電路課程設計
- 集成電路課程設計--cmos反相器的電路設計及版圖設計
- 集成電路課程設計報告
- 集成電路課程設計報告
- 集成電路綜合課程設計
- 集成電路課程設計_new
- 數字集成電路課程設計報告——通訊集成電路
- 集成電路cmos題庫
- 集成電路課程設計報告 (2)
- 集成電路設計基礎課程設計---單級cmos放大電路的設計與仿真
- 集成電路課程設計74h
- 集成電路課程設計74h
- 集成電路課程設計74h
- CMOS集成電路ESD研究.pdf
- 集成電路課程設計報告---基于單片機的邏輯采集電路設計
- 數字集成電路的結構特點cmos電路
- cmos集成電路的保護措施
- cmos集成電路中的esd保護
評論
0/150
提交評論