2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、作為集成電路設計企業(yè),從傳統(tǒng)設計方法到硬件描述語言的設計方法的轉換,已勢在必行。特別是結合實際工作項目,建立自己的IP庫,不斷創(chuàng)新,加快開發(fā)力度,才能立足于競爭日益激烈的IC設計行業(yè)。 本課題的研究與實踐將有助于本公司建立在MCU方面自己的軟核。在此基礎上延伸公司的產品。作為傳統(tǒng)集成電路設計企業(yè),缺少先進設計方法的技術基礎和雄厚資金,能夠建立自己Top-down的設計流程,完成產品設計都是需要循序漸進的。本論文以此為基礎,把此款

2、MCU軟核應用到紅外遙控發(fā)射系列電路的開發(fā)。此軟核經(jīng)過了FPGA驗證,并且完成了紅外遙控發(fā)射電路的樣品開發(fā),經(jīng)過了硅驗證,目前處于出樣階段。帶領團隊逐步建立了自己的Top-Down設計流程,并且繼續(xù)開發(fā)出了8位的MOJ軟核,也應用到實際電路中。 此微控制器設計的指令系統(tǒng)具有68條操作指令,是四位微處理器mcu的軟核,可以完成數(shù)據(jù)傳送、數(shù)據(jù)操作、邏輯運算、判斷比較、跳轉、查表和調用子程序等微操作。提供兩種工作方式的定時器。

3、 在整個設計過程中,首先制定了MCU的設計規(guī)范,定義了設計構架和劃分了子模塊,對內部寄存器進行了定義;其次分析了指令表,合理設計了指令執(zhí)行的狀態(tài)機;然后完成序列狀態(tài)機模塊、數(shù)據(jù)通道模塊、總線控制模塊、定時器模塊等各個模塊的Verilog編碼設計;軟件人員開發(fā)了遙控發(fā)射電路的程序,其后經(jīng)過了完全自檢測驗證和FPGA原型驗證。 本設計的關鍵點為指令執(zhí)行狀態(tài)級的設計,每個指令周期包括8個機器時鐘周期,由取指、譯指、執(zhí)指、RAM讀、寄存

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論