版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、基于DSP的快速發(fā)展,上海大學(xué)微電子中心和北京東世半導(dǎo)體科技有限公司聯(lián)合開展項(xiàng)目"16位定點(diǎn)數(shù)字信號(hào)處理器DSPD16的設(shè)計(jì)".本論文來(lái)自于此項(xiàng)目的內(nèi)核設(shè)計(jì).本文首先介紹了數(shù)字信號(hào)處理技術(shù)和數(shù)字信號(hào)處理器的發(fā)展,然后重點(diǎn)介紹了數(shù)字信號(hào)處理算法的特點(diǎn)以及由此確定的通用數(shù)字信號(hào)處理器的基本要求和一般結(jié)構(gòu).論文對(duì)比分析了目前三款較為成熟的定點(diǎn)DSP,分別是TI公司的TMS320C2000系列、AD公司的ADSP-21xx系列和Motorola
2、公司的DSP56800系列.在此基礎(chǔ)上確定了DSPD16與TI公司的TMS320C2000系列相兼容的體系結(jié)構(gòu),包括指令系統(tǒng)、存儲(chǔ)器結(jié)構(gòu)和尋址方式等.根據(jù)所確定的DSPD16的體系結(jié)構(gòu)和通用數(shù)字信號(hào)處理器對(duì)數(shù)據(jù)路徑的基本要求,完成數(shù)據(jù)路徑的結(jié)構(gòu)設(shè)計(jì).對(duì)于DSPD16控制通路的設(shè)計(jì),作者參閱了大量資料,并充分考慮了DSPD16指令系統(tǒng)的特點(diǎn),完成了流水線的設(shè)計(jì)、流水線相關(guān)問題的處理以及指令譯碼電路的設(shè)計(jì).力求在規(guī)模不過大的情況下性能最佳.
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 16位定點(diǎn)DSP結(jié)構(gòu)的設(shè)計(jì).pdf
- 16位定點(diǎn)DSP核心單元的設(shè)計(jì).pdf
- 增強(qiáng)型16位定點(diǎn)DSP的設(shè)計(jì)與研究.pdf
- 適用于IP設(shè)計(jì)的16位定點(diǎn)DSP的設(shè)計(jì).pdf
- 16位定點(diǎn)DSP“ES51D16”的可測(cè)性設(shè)計(jì).pdf
- 面向無(wú)線嵌入應(yīng)用的16位定點(diǎn)DSP內(nèi)核的設(shè)計(jì).pdf
- 16位DSP IP核的設(shè)計(jì)與驗(yàn)證技術(shù).pdf
- 16位定點(diǎn)DSP片上外圍設(shè)備設(shè)計(jì).pdf
- 定點(diǎn)16位語(yǔ)音壓縮算法在24位DSP上的實(shí)現(xiàn)和優(yōu)化.pdf
- 32位定點(diǎn)DSP外設(shè)的設(shè)計(jì)與驗(yàn)證.pdf
- 16位DSP核心單元的設(shè)計(jì).pdf
- 高性能數(shù)字信號(hào)處理器(16位定點(diǎn)DSP)設(shè)計(jì)與研制.pdf
- 8位RISC MCU軟核的設(shè)計(jì).pdf
- 4位MCU VERILOG軟核設(shè)計(jì).pdf
- 16位精簡(jiǎn)指令集微處理器軟核的設(shè)計(jì)研究.pdf
- 4位RISC MCU IP軟核的設(shè)計(jì)研究.pdf
- 可重用設(shè)計(jì)技術(shù)的研究——MCU和DSP軟核的設(shè)計(jì).pdf
- 基于16位DSP的硬件仿真器設(shè)計(jì).pdf
- 增強(qiáng)型8位MCU IP軟核的設(shè)計(jì).pdf
- 基于FPGA的32位嵌入式軟核設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論