已閱讀1頁,還剩44頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、該研究涉及到用FPGA實現(xiàn)直接數(shù)字頻率合成器(DDS)的方法.由于DDS具有PLL無法比擬的快速頻率轉換時間、極高的頻率精度和分辨率以及易于控制各種調制方式,近年來在通信、雷達和電子戰(zhàn)等現(xiàn)代通信系統(tǒng)中得到了愈來愈廣泛的應用,其與鎖相環(huán)的結合技術已經(jīng)成為高性能頻率基準源的基本做法之一.利用FPGA實現(xiàn)DDS專用電路芯片的主要特點是能滿足用戶對特殊功能的要求,而且在使用過程中也靈活地改變系統(tǒng)結構.商用DDS專用芯片雖然為電路設計者提供了很多
2、機會并滿足了很多場合的需要,但是也有它的局限性,并不能滿足所有的要求.例如,很多商用DDS專用芯片不具備LFM(Linear Frequency Modulation,or Chirp)功能.該文在對現(xiàn)有DDS技術的大量文獻調研的基礎上,提出了符合FPGA結構的DDS設計方案并利用MAXPLUSⅡ軟件在ALTERA FELX10K系列器件上進行了實現(xiàn).1)可以實現(xiàn)LFM功能的32位流水線雙層累加器的設計.2)基于ROM的相位-幅度變換器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 直接數(shù)字頻率合成器的研究及其FPGA實現(xiàn).pdf
- 畢業(yè)設計----基于fpga的直接數(shù)字頻率合成器dds設計
- eda課程設計--直接數(shù)字頻率合成器(dds)
- 基于fpga的直接數(shù)字頻率合成器設計
- 基于FPGA的直接數(shù)字頻率合成器設計.pdf
- 基于fpga的直接數(shù)字頻率合成器的設計
- 基于鎖相環(huán)直接數(shù)字頻率合成器DDS研究.pdf
- dds畢業(yè)論文外文翻譯關于直接數(shù)字頻率合成器
- 基于FPGA的直接數(shù)字頻率合成器的設計.pdf
- 直接數(shù)字頻率合成器的設計.pdf
- 基于fpga的直接數(shù)字頻率合成器說明書
- 外文翻譯-關于直接數(shù)字頻率合成器
- 外文翻譯-關于直接數(shù)字頻率合成器
- 外文翻譯-關于直接數(shù)字頻率合成器
- 基于算法FPGA實現(xiàn)的直接數(shù)字頻率合成器研究與設計.pdf
- 直接數(shù)字頻率合成器研究與設計.pdf
- 外文翻譯---關于直接數(shù)字頻率合成器
- 跳頻電臺中直接數(shù)字頻率合成器(DDS)的研究.pdf
- 直接數(shù)字頻率合成器的研究方法與實現(xiàn).pdf
- 直接數(shù)字頻率合成器的低功耗VLSI實現(xiàn).pdf
評論
0/150
提交評論