版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、高精度的信號源是各種測試和實(shí)驗(yàn)過程中不可缺少的工具,在通信、雷達(dá)、測量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計(jì)的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術(shù)可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續(xù)的信號,基于FPGA的DDS技術(shù)提供了升級方便并且成本低廉的解決方案。
本文對DDS的
2、基本原理和輸出頻譜特性進(jìn)行理論分析,總結(jié)出雜散分布規(guī)律。同時(shí)以DDS的頻譜分析為基礎(chǔ),給出了幾種改善雜散的方法。本文結(jié)合相關(guān)文獻(xiàn)資料采用傅立葉變換的方法對相位截?cái)鄷r(shí)DDS雜散信號的頻譜特性進(jìn)行了研究,得到了雜散分布的規(guī)律性結(jié)論,并應(yīng)用在程序設(shè)計(jì)程中;DDS技術(shù)的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術(shù)相結(jié)合,確定了FPGA器件的整體設(shè)計(jì)方案,詳細(xì)說明了各個(gè)模塊的功能和設(shè)計(jì)方法,并對其關(guān)鍵部分進(jìn)行了優(yōu)化設(shè)計(jì),從而實(shí)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的直接數(shù)字頻率合成器設(shè)計(jì)
- 基于fpga的直接數(shù)字頻率合成器的設(shè)計(jì)
- 基于FPGA的直接數(shù)字頻率合成器設(shè)計(jì).pdf
- 直接數(shù)字頻率合成器(DDS)及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì).pdf
- 直接數(shù)字頻率合成器的研究及其FPGA實(shí)現(xiàn).pdf
- 基于CORDIC算法直接數(shù)字頻率合成器研究.pdf
- 直接數(shù)字頻率合成器研究與設(shè)計(jì).pdf
- 基于CORDIC算法的直接數(shù)字頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的直接數(shù)字頻率合成器的研究與應(yīng)用.pdf
- 直接數(shù)字頻率合成器的設(shè)計(jì).pdf
- 畢業(yè)設(shè)計(jì)----基于fpga的直接數(shù)字頻率合成器dds設(shè)計(jì)
- 基于fpga的直接數(shù)字頻率合成器說明書
- 基于FPGA的數(shù)字鎖相環(huán)與直接數(shù)字頻率合成器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于改進(jìn)cordic算法的直接數(shù)字頻率合成器研究
- 直接數(shù)字頻率合成器的研究方法與實(shí)現(xiàn).pdf
- 基于mcu與fpga的直接數(shù)字頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)畢業(yè)設(shè)計(jì)
- 基于改進(jìn)CORDIC算法的直接數(shù)字頻率合成器研究.pdf
- 基于ASIC的直接數(shù)字頻率合成器前端設(shè)計(jì)與實(shí)現(xiàn).pdf
- 正交直接數(shù)字頻率合成器的研究與設(shè)計(jì).pdf
評論
0/150
提交評論