2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、存儲器的性能在很多數(shù)字化系統(tǒng)中占據(jù)著重要的地位,是決定系統(tǒng)性能的關鍵之一。DDR SDRAM具有容量大、讀寫速度快、運行穩(wěn)定性強、技術成熟以及高性價比等優(yōu)點,得到了廣泛的應用。因而對DDR SDRAM存儲控制器的研究具有重要的意義。
  本文研究設計的DDR SDRAM控制器主要應用于PXI高速虛擬數(shù)字示波器。由于該示波器對數(shù)據(jù)的存取速度有著很高的要求,讀寫速度要求達到2Gbyte/s。雖然DDR SDRAM可以進行高速數(shù)據(jù)的讀寫

2、,但是由于本身時序及控制操作的復雜性,要想達到2Gbyte/s的讀寫速度,就對控制器的設計提出了更高的要求。傳統(tǒng)的DDR SDRAM控制器一般采用MCU,DSP實現(xiàn),由于它們本身集成的資源有限,對于設計復雜的數(shù)字系統(tǒng),實現(xiàn)高速存儲就會很困難。為了達到2Gbyte/s的讀寫速度,本文提出了新的控制器設計思想,即用FPGA對DDR SDRAM的四個BANK進行循環(huán)控制,同一時刻保證會有一個BANK是在存取數(shù)據(jù),通過對四片DDR SDRAM同

3、時進行如上操作,進而達到2Gbyte/s的數(shù)據(jù)讀寫速率。
  本文主要進行了如下工作,首先對DDR SDRAM控制器設計的基本理論和關鍵技術進行了研究和分析。并對DDR SDRAM的控制器的硬件部分進行了設計實現(xiàn)。接著對DDR SDRAM控制器的控制部分用硬件描述語言VHDL,采用自頂向下(Top-To-Down)的設計思想和模塊化的設計方法,對控制器進行模塊化設計,最后對設計進行仿真,并對硬件電路進行了測試驗證。驗證得到的信號仿

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論