已閱讀1頁,還剩49頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文先介紹了擴(kuò)譜時鐘發(fā)生器(SSCG)的基本原理以及擴(kuò)譜時鐘的不同實現(xiàn)電路結(jié)構(gòu),并對擴(kuò)譜時鐘發(fā)生器中的鎖相環(huán)(PLL)以及環(huán)路分頻器進(jìn)行了分析。擴(kuò)譜時鐘發(fā)生器采用頻譜擴(kuò)展技術(shù)來減小主板上的電磁干擾(EMI)。項目中采用了基于Sigma-Delta的、頻譜擴(kuò)展調(diào)制技術(shù)。文中接著對Sigma-Delta調(diào)制器進(jìn)行了分析。并對擴(kuò)譜調(diào)制的方式、調(diào)制幅度、調(diào)制波形以及控制參數(shù)的計算進(jìn)行了介紹。針對實際應(yīng)用中調(diào)制波形質(zhì)量隨著頻譜擴(kuò)展幅度變小而變差的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 頻譜擴(kuò)展技術(shù)及其在PC時鐘發(fā)生器中的應(yīng)用.pdf
- 單片集成時鐘發(fā)生器的設(shè)計.pdf
- 高速ADC時鐘發(fā)生器的設(shè)計與實現(xiàn).pdf
- CMOS PLL時鐘發(fā)生器的研究和設(shè)計.pdf
- 高速低噪聲鎖相時鐘發(fā)生器的設(shè)計.pdf
- 高精度多相時鐘發(fā)生器研究與設(shè)計.pdf
- 磁共振譜儀系統(tǒng)中梯度板的功能研究與時鐘發(fā)生器的實現(xiàn).pdf
- 高速展頻時鐘發(fā)生器的研究與設(shè)計.pdf
- 基于延遲鎖相環(huán)的時鐘發(fā)生器設(shè)計.pdf
- 應(yīng)用于時鐘發(fā)生器的延遲鎖相環(huán)的設(shè)計.pdf
- CMOS鎖相環(huán)時鐘發(fā)生器的設(shè)計與研究.pdf
- 新產(chǎn)品介紹高性能4-pll時鐘發(fā)生器
- 一種用于DisplayPort標(biāo)準(zhǔn)的擴(kuò)頻時鐘發(fā)生器設(shè)計.pdf
- 應(yīng)用于時鐘發(fā)生器的通用鎖相環(huán)硬IP核設(shè)計.pdf
- 智能測試系統(tǒng)中頻率相位發(fā)生器的設(shè)計.pdf
- usb2.0物理層中時鐘發(fā)生器和時鐘恢復(fù)電路的設(shè)計
- 基于數(shù)字鎖相環(huán)的低功耗時鐘發(fā)生器設(shè)計.pdf
- 電荷泵鎖相環(huán)時鐘發(fā)生器的研究與設(shè)計.pdf
- 電荷泵鎖相環(huán)時鐘發(fā)生器的噪聲分析與設(shè)計.pdf
- 用于CMOS圖像傳感器內(nèi)時鐘發(fā)生器的鎖相環(huán)設(shè)計.pdf
評論
0/150
提交評論