2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、電力電纜已經(jīng)成為現(xiàn)代工業(yè)文明的重要基礎(chǔ),逐漸取代了傳統(tǒng)的架空線路,與工農(nóng)業(yè)生產(chǎn)及我們的日常生活息息相關(guān)。然而無法避免的電纜故障帶來的巨大經(jīng)濟損失已成為當今社會的一個嚴重問題,因此如何能在復(fù)雜的鋪設(shè)環(huán)境中快速、有效、準確地檢測出電纜故障點具有非常重要的現(xiàn)實意義。
  論文首先查閱大量文獻資料介紹了電纜發(fā)生故障的原因以及故障類型,接著在分析對比了常用故障檢測方法的基礎(chǔ)上以時域脈沖原理作為本文的基本設(shè)計依據(jù),然后簡要介紹了電纜在長線模型

2、下的行波傳播理論以及基于該理論的行波傳播速度、波阻抗以及行波的反射折射現(xiàn)象。在綜合考慮了這些因素的前提下提出了電纜故障檢測智能化中具有舉足輕重作用的故障測試儀的具體技術(shù)指標以及相應(yīng)的硬件實現(xiàn)電路和軟件算法流程。測試儀的硬件設(shè)計主要以嵌入式單片機和CPLD構(gòu)成的雙控制器為核心,結(jié)合了脈沖發(fā)射模塊、信號接收模塊、高速ADC采樣模塊等單元模塊;測試儀的軟件算法包括單片機的嵌入式 C語言設(shè)計以及CPLD的Verilog HDL硬件語言,C語言采

3、用模塊化設(shè)計思想而Verilog HDL采用自頂向下的基本設(shè)計結(jié)構(gòu)。由于復(fù)雜的測試環(huán)境以及多種多樣的干擾源,獲得的實測波形往往包含很多波動不規(guī)則的震動,嚴重影響有效故障信息的識別以及后續(xù)的故障距離計算。正是基于這種背景本文又就回波處理智能化進行了初步研究,以小波分析為理論基礎(chǔ),通過對基于極大值原理、基于相關(guān)性原理以及閾值法三種經(jīng)典的小波去噪法分析對比后,就閾值函數(shù)選擇、閾值量化準則選擇、小波基函數(shù)選擇、小波分解尺度等影響閾值去噪效果的關(guān)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論