版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、光纖接入市場(chǎng)的升溫,給下一代光線接入技術(shù)帶來(lái)快速發(fā)展的機(jī)遇。無(wú)源光網(wǎng)絡(luò)(PON)為光纖到戶(fiber-to-the-home,F(xiàn)TTH)提供了一種低成本的接入技術(shù)。隨著產(chǎn)品技術(shù)的發(fā)展、成本的持續(xù)下降,PON在全球范圍內(nèi)得到了廣泛的應(yīng)用。 下一代PON的傳輸速率以10Gbit/s為目標(biāo),而大規(guī)模的部署10G PON網(wǎng)絡(luò)的成本太高。目前1.25Gbit/s的速率很難滿足越來(lái)越多元化的網(wǎng)絡(luò)業(yè)務(wù)對(duì)帶寬的需要,因此需要選擇一個(gè)中間速率作
2、為下一代PON的過(guò)渡技術(shù)。 本文在分析了當(dāng)前時(shí)鐘數(shù)據(jù)恢復(fù)技術(shù)發(fā)展的基礎(chǔ)上,以突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)為對(duì)象,設(shè)計(jì)了突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)電路方案。該方案通過(guò)提取高速串行數(shù)據(jù)中的相位信息,調(diào)整本地與串行數(shù)據(jù)同頻的時(shí)鐘相位到最佳采樣點(diǎn)。可以在較少的前導(dǎo)碼開(kāi)銷(xiāo)中完成時(shí)鐘數(shù)據(jù)恢復(fù)工作。在本文的第二部分,設(shè)計(jì)了過(guò)采樣實(shí)現(xiàn)突發(fā)模式數(shù)據(jù)恢復(fù)的電路,便于FPGA實(shí)現(xiàn)和ASIC定制。 1.本文研究了適合突發(fā)模式的時(shí)鐘數(shù)據(jù)恢復(fù)電路,這種電路通過(guò)邊
3、沿檢測(cè)電路提取高速串行數(shù)據(jù)中的相位信息,觸發(fā)相位拾取電路動(dòng)態(tài)地調(diào)整采樣時(shí)鐘的輸出,將采樣時(shí)鐘的輸出控制在數(shù)據(jù)最佳采樣點(diǎn)附近。在詳細(xì)分析電路工作過(guò)程的同時(shí)對(duì)電路進(jìn)行了理論分析。 2.利用Pspice對(duì)設(shè)計(jì)進(jìn)行原理性驗(yàn)證。通過(guò)單元仿真優(yōu)化并確定電路各個(gè)關(guān)鍵參數(shù)。聯(lián)合Simulink對(duì)設(shè)計(jì)進(jìn)行系統(tǒng)仿真。仿真結(jié)果表明,基于相位拾取的突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)電路可以完成時(shí)鐘數(shù)據(jù)恢復(fù)的基本功能。 3.針對(duì)突發(fā)模式數(shù)據(jù)結(jié)構(gòu)和傳輸?shù)奶攸c(diǎn),設(shè)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)電路關(guān)鍵模塊的設(shè)計(jì).pdf
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速時(shí)鐘數(shù)據(jù)恢復(fù)系統(tǒng)的研究.pdf
- 并行時(shí)鐘數(shù)據(jù)恢復(fù)芯片研究與設(shè)計(jì).pdf
- 關(guān)于智能電表的時(shí)鐘數(shù)據(jù)恢復(fù)集成電路實(shí)現(xiàn)方法的研究.pdf
- 高速光突發(fā)模式時(shí)鐘同步.pdf
- 基于RPR的TDMoIP時(shí)鐘恢復(fù)研究和實(shí)現(xiàn).pdf
- 寬鎖定范圍時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 突發(fā)模式光發(fā)射和時(shí)鐘技術(shù)研究.pdf
- SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與驗(yàn)證.pdf
- SATA全數(shù)字時(shí)鐘恢復(fù)電路的研究與實(shí)現(xiàn).pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì)
- 基于UVM的時(shí)鐘數(shù)據(jù)恢復(fù)系統(tǒng)驗(yàn)證.pdf
- 6.25gbs時(shí)鐘數(shù)據(jù)恢復(fù)與110分接器的研究與設(shè)計(jì)
- 高速SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)研究.pdf
- 高性能過(guò)采樣時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 內(nèi)存數(shù)據(jù)庫(kù)中數(shù)據(jù)恢復(fù)技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于PLL的連續(xù)速率時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 基于PLL的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 基于65nm CMOS工藝的8Gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論