版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、東南大學(xué)碩士學(xué)位論文SATA全數(shù)字時(shí)鐘恢復(fù)電路的研究與實(shí)現(xiàn)姓名:馮瑩申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):軟件工程指導(dǎo)教師:時(shí)龍興;任宏20110916AbstractSeriallinlctechniqueisthemainmethodusedforb∞kbone訛communicationTheclock陀coveD,chuit(CDR)isnIeimpon鋤tbuildingblockforthereceiVer,ofwhichpe響冊(cè)柚ced
2、ecidestheoVerall他ceiV盯pe雨朋鋤ceSeVeralfacto陪aff融thesi助alcha眥te—stics砒tIlereceiVerend111emediaanenuatest11ehighspeedda饑觚dbring∞intersymbolicinte成托nce鋤dresultsininputjitterfor陀ceiVer1nlefunctionofCDRisto∞【仃acttheclockfbmthej
3、i牡eringdat毛whichneedst0findouttheoptimum翰mplingpointClo∞dloopCDRisb雒ed∞theprincipleoftheph越e10ckedIoop,卸dwim9010dch甜∽te—sticsNonline盯ph豳edetectorintroducesthedifficultiesforl00pline甜鋤aIysisT0solVethisproblem,onemethodist
4、heline打印pr0扯hing惦ingsmaIlsi印al,theotheroneisbehaviormodeling他alizedbyVE砌LOGwhichismorecloseto剃i批B笛ed冊(cè)thesemeories鋤dmemods,oneCDRcircuitfi3rSATA。protocaIisdesi卸酣FirSttllechmcteriSticsof辯fiallinl(techllique鋤dCDR眥鋤alyzedThe
5、ntIle胛伴nyinde)【s加dtheb笛ic觸nestructu他礬detemin酣based∞the嘲ui心mentsofSATAprotocalA舭rnlat廿1es),stemmodelofCDRisc0璐劬cted鋤dtllestabintyoftllcsystemissimul鋤ed柚dteStedDuringt11edesignoftIlecircuitthisCDRcircuitisrealizedbyd刪100p咖
6、ctu他骱at’smore,oneblockofthe10ckdetect盯isaddedi咖theCDRcircuitnc咖100pssh礬傭eDCODC0柚dHoGGEPFDa陀他alizedby廿le伽lc惦tomdesi印method鯽dotherbloclcsa他刪izedbyR1億codingPFD,刪izedbytlleIVPFD鋤dc∞VenerconVen伍epha∞e玎0rintimedomaillimot11edi
7、gitalcon仃olwords,nlcdi西tallowp雛sfiIterisa觚t_0rder、vitllt11esimple眥hite咖ebutw訛la譽(yù)s汕ility瑚geAm刮hod0fdcsi印iIlgaline甜【:IcOw笛proposed惦inga行Vestagefingo∞i11atorwittlasetofmos缸a他istorcap∽it鋤c船whicha聘usedtoch鋤gethefequencyDCO’so
8、utputfequencyforeveDrcon仃olwordbypostsimulationshowsthatt11e他sOlutionisabout05psperc∞仃01wordImplem朗tedinSMlC018pmCMOSpmcesswitll18Vpow釘supply,tllear昀w笛08mm18mmAccordingtotllesimulation犯sults,theres01utionoft11enmet小Digit
9、alConVenerw越3123psThedjgitalCon仃DlledOscillator(DCO)couldope髓le舶m05GHzt026GH乙T№ph笛enoiseofDCOw雒105dBc/Hz@1MHzo凰etfequcncywhentheoscillatingf把quencyw鼬15GH乙T11eme笛ured陀sultshowsⅡIatt11epeal(topcalcjinerw雒67ps柚dthe加sjitcerw
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- USB中高速全數(shù)字時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速時(shí)鐘恢復(fù)電路的ASIC研究與設(shè)計(jì).pdf
- RFID鎖相時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- CMOS超高速時(shí)鐘恢復(fù)電路研究.pdf
- 高速低噪聲鎖相時(shí)鐘恢復(fù)電路研究.pdf
- 超高速單片時(shí)鐘恢復(fù)電路.pdf
- 10Gb-s CMOS時(shí)鐘恢復(fù)電路.pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 寬鎖定范圍時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與驗(yàn)證.pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì)
- 超高速時(shí)鐘恢復(fù)電路的研究與芯片設(shè)計(jì).pdf
- 超高速時(shí)鐘恢復(fù)電路設(shè)計(jì).pdf
- 2.5gbs全數(shù)字時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)及寬范圍數(shù)控振蕩器的研究
- 基于PLL的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 高速SerDes系統(tǒng)的時(shí)鐘恢復(fù)電路設(shè)計(jì)研究.pdf
- 高速SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)研究.pdf
- 多通道高速時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 高性能過(guò)采樣時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論