版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、論文由兩部分組成:流水線(xiàn)型浮點(diǎn)加法器設(shè)計(jì)和實(shí)時(shí)定時(shí)器驅(qū)動(dòng)程序開(kāi)發(fā).浮點(diǎn)運(yùn)算是計(jì)算機(jī)運(yùn)算中的重要組成部分,由于浮點(diǎn)加法器在浮點(diǎn)運(yùn)算中使用頻度最高,運(yùn)算過(guò)程復(fù)雜,因此,尋求高性能浮點(diǎn)加法器的設(shè)計(jì)是必須的,該文的工作就是設(shè)計(jì)一款較高性能的32位浮點(diǎn)加法器.論文從浮點(diǎn)加法的基本原理入手,在對(duì)比分析了目前流行的幾種算法之后,確定了以流水線(xiàn)為基礎(chǔ)的浮點(diǎn)加法器架構(gòu),以提高指令的吞吐率.流水線(xiàn)分五段,主要功能單元的電路設(shè)計(jì)包括階碼比較和尾數(shù)對(duì)齊、加法器
2、、前導(dǎo)1預(yù)判、移位器、規(guī)格化.重點(diǎn)是縮短關(guān)鍵路徑時(shí)延、控制電路規(guī)模,采取的優(yōu)化設(shè)計(jì)有:階碼比較和尾數(shù)對(duì)齊并行處理;尾數(shù)加減的同時(shí)進(jìn)行前導(dǎo)1預(yù)判;雙進(jìn)位鏈加法器用以簡(jiǎn)化舍入和二規(guī)的操作.經(jīng)測(cè)試和仿真,該次設(shè)計(jì)的浮點(diǎn)加法器符合設(shè)計(jì)要求.實(shí)時(shí)仿真步長(zhǎng)短,精度要求高,因此對(duì)定時(shí)器的要求很?chē)?yán).該論文主要講述,為了滿(mǎn)足實(shí)時(shí)仿真的要求,對(duì)PCI-1750板卡Intel8254定時(shí)器重寫(xiě)windows2000下的驅(qū)動(dòng)程序.該驅(qū)動(dòng)程序在windows20
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 設(shè)計(jì)高性能浮點(diǎn)加法器.pdf
- 1024點(diǎn)浮點(diǎn)流水線(xiàn)型FFT IP核設(shè)計(jì).pdf
- 浮點(diǎn)數(shù)加法器的設(shè)計(jì)
- 快速浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 32位浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 高性能浮點(diǎn)加法器的研究與設(shè)計(jì).pdf
- 高性能CPU中浮點(diǎn)加法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS流水線(xiàn)型ADC研究與設(shè)計(jì).pdf
- 12位流水線(xiàn)型A-D轉(zhuǎn)換器設(shè)計(jì).pdf
- 加法器電路的設(shè)計(jì)
- 64位高速浮點(diǎn)加法器的VLSI實(shí)現(xiàn)和結(jié)構(gòu)研究.pdf
- 3.2.5 加法器
- 10位高速CMOS流水線(xiàn)型ADC設(shè)計(jì).pdf
- 一種高速加法器-前置進(jìn)位加法器研究與設(shè)計(jì).pdf
- 定時(shí)器程序
- 流水線(xiàn)型10-bit高速ADC芯片設(shè)計(jì).pdf
- 可重構(gòu)高速低功耗流水線(xiàn)乘法器設(shè)計(jì).pdf
- 12位CMOS流水線(xiàn)型A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 流水線(xiàn)型模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與研究.pdf
- 流水線(xiàn)型ADC數(shù)字校正技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論