版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、在多種模數(shù)轉(zhuǎn)換器(ADC)類型中,ΣΔADC以其低速低功耗、高精度的特點(diǎn),被廣泛應(yīng)用于音頻及傳感器電路中。本文根據(jù)傳感器電路的應(yīng)用需求,對常見 ADC的結(jié)構(gòu)和原理進(jìn)行了分析和比較,選取了ΣΔADC作為解決方案,設(shè)計(jì)了具有低功耗、高精度特點(diǎn)的ADC電路。由于ΣΔADC主要由調(diào)制器和降采樣率濾波器組成,論文的工作著重于作為設(shè)計(jì)難點(diǎn)和關(guān)鍵點(diǎn)的低功耗調(diào)制器的設(shè)計(jì),通過對ΣΔ調(diào)制器的行為級建模分析,設(shè)計(jì)了一款單環(huán)一位三階全差分結(jié)構(gòu)ΣΔ調(diào)制器。電路
2、在0.18μm CMOS工藝下實(shí)現(xiàn),面積為0.36mm2,當(dāng)信號帶寬為20KHz時(shí),后仿真的信噪比達(dá)95dB,在1.8V電源電壓下,功耗小于1mW。
論文主要工作如下:
1.包含非理想因素的調(diào)制器結(jié)構(gòu)建模和結(jié)構(gòu)參數(shù)的選擇。針對調(diào)制器中由放大器熱噪聲、閃爍噪聲、直流失調(diào)、有限開環(huán)增益、有限帶寬和擺率以及時(shí)鐘的抖動等非理想因素對調(diào)制器噪聲特性的影響,對調(diào)制器結(jié)構(gòu)進(jìn)行了合理的建模,保證所設(shè)計(jì)的結(jié)構(gòu)將以上非理想因素的影響限制
3、在可接受的范圍之內(nèi),同時(shí)通過行為級仿真得到適當(dāng)?shù)慕Y(jié)構(gòu)參數(shù)。
2.高線性度的調(diào)制器設(shè)計(jì)。由于量化器的量化位數(shù)影響調(diào)制器線性度,本文采用一位量化,量化器由一個(gè)動態(tài)比較器和 SR鎖存器組成,該量化器具有響應(yīng)速度很快而且靜態(tài)功耗極低的特點(diǎn)。
3.調(diào)制器中低功耗高增益放大器的電路設(shè)計(jì)。由于放大器的增益影響調(diào)制器的噪聲整形能力,本文采用電流缺乏技術(shù)以提高對稱性電流鏡放大器的直流增益,同時(shí)采用開關(guān)電容共模反饋以兼顧放大器的輸出擺幅
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高精度ADC時(shí)鐘系統(tǒng)設(shè)計(jì).pdf
- 高精度ΣΔADC的研究.pdf
- 高速高精度ADC的研究與設(shè)計(jì).pdf
- 高精度增量式Σ-ΔADC的研究與設(shè)計(jì).pdf
- 高精度sigma-delta ADC中PGA的設(shè)計(jì).pdf
- 高精度sigma-delta ADC的研究與設(shè)計(jì).pdf
- 12位高速高精度ADC的研究與設(shè)計(jì).pdf
- 高速高精度ADC測試技術(shù)研究.pdf
- 高速高精度ADC的理論和實(shí)現(xiàn).pdf
- 高速高精度pipeline ADC測試的研究.pdf
- 高速高精度流水線ADC設(shè)計(jì)與研究.pdf
- Pipeline ADC中高精度基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 10-bit高精度低功耗SAR ADC設(shè)計(jì)研究.pdf
- 低壓、低功耗、高精度的逐次逼近型ADC設(shè)計(jì).pdf
- 基于低電壓高精度12-bit SAR ADC設(shè)計(jì).pdf
- 高速高精度ADC集成電路的研究與設(shè)計(jì).pdf
- 改進(jìn)SEIR方法的高精度ADC測試研究.pdf
- 基于分時(shí)交替的高速高精度ADC設(shè)計(jì)與硬件實(shí)現(xiàn).pdf
- 高精度流水線ADC關(guān)鍵子電路的研究設(shè)計(jì).pdf
- 電荷再分配SAR ADC設(shè)計(jì)中高精度的實(shí)現(xiàn).pdf
評論
0/150
提交評論