2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、在多種ADC實現(xiàn)方法中,∑~△實現(xiàn)方式得到了廣泛應(yīng)用。其最主要的優(yōu)勢在于采用DSP技術(shù),因此其成本可以持續(xù)下降,同時其數(shù)字化特性可以使之集成到其它的數(shù)字芯片中,其工藝不具有特殊性。由于采用了較高的采樣率進行低精度采樣,所以其前端的抗混疊濾波器的要求很低,又無須采樣保持電路,所以大大地降低了系統(tǒng)成本。 本論文是在對∑~△ADC原理進行深入研究的基礎(chǔ)上,提出了一種高精度∑~△ADC數(shù)字部分的解決方案。首先介紹了幾種ADC的結(jié)構(gòu)和工作

2、原理,研究了∑~△調(diào)制器和數(shù)字濾波器的實現(xiàn),重點研究分析了梳狀濾波器的實現(xiàn)方法和在∑~△ADC中的應(yīng)用。然后完成了一款24位高精度∑~△ADC芯片設(shè)計,此芯片采用∑~△過采樣技術(shù)實現(xiàn)模數(shù)轉(zhuǎn)換,通過后端的數(shù)字濾波器濾除高頻噪聲,并通過陷波模塊去除公頻噪聲,輸出24位串行數(shù)據(jù)。 所做工作包括數(shù)字部分算法設(shè)計驗證、RTL代碼,系統(tǒng)仿真、FPGA驗證、及后端仿真驗證、靜態(tài)時序分析。并在SMIC以0.35μm工藝流片,流片測試結(jié)果表明各項

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論