版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、LDPC碼是上世紀(jì)60年代問世,90年代興起的一種性能接近香農(nóng)限的編碼方式。目前它的編碼、譯碼、性能測試?yán)碚撘呀?jīng)相當(dāng)成熟,為了能夠更好的實際應(yīng)用對它的研究轉(zhuǎn)移到了硬件實現(xiàn)上。而QC-LDPC碼在保證了誤碼性能優(yōu)異的同時,又由于它的準(zhǔn)循環(huán)結(jié)構(gòu)使得編譯碼簡單,從而成為在硬件實現(xiàn)上的適宜碼字。
對于QC-LDPC碼的構(gòu)造多數(shù)是采用基于歐幾里德空間EG-LDPC碼或基于均勻不完全區(qū)組的BIBD-LDPC碼,這兩種碼字各有優(yōu)點(diǎn)。EG-L
2、DPC碼的主要優(yōu)點(diǎn)是碼距比較大,構(gòu)造方式靈活。本文為了突出設(shè)計的譯碼器能夠處理碼長長、碼重大的LDPC碼,構(gòu)造的是基于EG(3,23)空間的碼長4599,信息位長4227的LDPC碼。這種碼字在610量級的誤碼率距香農(nóng)極限僅不到1dB。
QC-LDPC碼的編碼器相比隨機(jī)方式形成的LDPC碼硬件實現(xiàn)簡單。文中主要介紹了如何構(gòu)造具有準(zhǔn)循環(huán)形式的生成矩陣,并按照并行、串行編碼給出了三個不同的編碼器,并說明了如何由這三種編碼器結(jié)構(gòu)資源
3、消耗和編碼速度設(shè)計出更多的編碼器。最后FPGA實現(xiàn)是用串行編碼方式。
譯碼器的主要性能參數(shù)是吞吐量和誤碼率,對于FPGA實現(xiàn)還要考慮資源消耗的問題。本文基于最小和譯碼算法設(shè)計了一種并行的層型譯碼結(jié)構(gòu)的譯碼器,由于校驗節(jié)點(diǎn)處理器的個數(shù)可以任意選,當(dāng)校驗節(jié)點(diǎn)處理器選擇8個時,譯碼吞吐量是可以達(dá)到1.6Gbps左右。誤碼率也與軟件仿真出的性能圖差距僅0.4dB,資源消耗也僅不到10%。硬件實現(xiàn)平臺上所采用的FPGA是XILINX的X
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的QC-LDPC編譯碼器研究.pdf
- QC-LDPC碼設(shè)計和分層譯碼器的FPGA實現(xiàn).pdf
- 碼率兼容QC-LDPC碼的譯碼器設(shè)計及FPGA實現(xiàn).pdf
- QC-LDPC高速譯碼器的實現(xiàn).pdf
- 多進(jìn)制QC-LDPC碼編譯碼算法研究.pdf
- QC-LDPC碼的編譯碼器FPGA實現(xiàn)及其在協(xié)作通信中的應(yīng)用.pdf
- 分層全并行QC-LDPC碼譯碼器的研究與實現(xiàn).pdf
- LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- QC-LDPC部分并行譯碼器設(shè)計與實現(xiàn).pdf
- 低碼率的QC-LDPC碼編譯碼算法與FPGA實現(xiàn).pdf
- 多模QC-LDPC譯碼器的研究與實現(xiàn).pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- QC-LDPC碼分層譯碼器的FPGA設(shè)計及編碼MIMO系統(tǒng)的性能研究.pdf
- QC-LDPC碼構(gòu)造及其譯碼研究.pdf
- LDPC碼編譯碼器的硬件實現(xiàn).pdf
- 一種基于ASIC的超高速Q(mào)C-LDPC編譯碼器設(shè)計與實現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計與FPGA實現(xiàn).pdf
- 基于FPGA的QC-LDPC高速譯碼器的設(shè)計與實現(xiàn).pdf
- 基于有限域的QC-LDPC碼構(gòu)造及其迭代譯碼器的FPGA設(shè)計和實現(xiàn).pdf
- LDPC碼編譯碼器的原理及其硬件實現(xiàn).pdf
評論
0/150
提交評論