用于CCD信號(hào)處理器的低抖動(dòng)快速鎖定可編程多相位時(shí)鐘電路.pdf_第1頁(yè)
已閱讀1頁(yè),還剩70頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、時(shí)鐘產(chǎn)生電路主要有鎖相環(huán)(Phase Locked Loop,PLL)和延遲鎖定回路(Delay Locked Loop,DLL)兩種結(jié)構(gòu),由于DLL結(jié)構(gòu)更加簡(jiǎn)單、穩(wěn)定性更好、噪聲更小,目前越來(lái)越多的研究人員傾向于使用DLL結(jié)構(gòu)代替PLL結(jié)構(gòu)實(shí)現(xiàn)同樣的電路功能。本文采用DLL結(jié)構(gòu)設(shè)計(jì)一款片內(nèi)多相位時(shí)鐘電路,該多相位時(shí)鐘電路的作用是為12bit80MHz CCD信號(hào)處理器提供精準(zhǔn)可調(diào)的時(shí)序信號(hào)。
  針對(duì)傳統(tǒng)DLL結(jié)構(gòu)在鎖定過(guò)程中可

2、能出現(xiàn)無(wú)法鎖定的情況,本文在設(shè)計(jì)多相位時(shí)鐘電路時(shí),加入了啟動(dòng)電路結(jié)構(gòu),只要壓控延遲線的初始延遲小于一個(gè)參考時(shí)鐘周期,電路就不會(huì)陷入無(wú)法鎖定。
  為加快DLL的鎖定時(shí)間,本文在正常的鎖定過(guò)程之前加入粗調(diào)過(guò)程,粗調(diào)過(guò)程中,電荷泵的充放電電流被提高為正常工作時(shí)的兩倍,加快鎖定速度。當(dāng)DLL接近鎖定時(shí),結(jié)束粗調(diào),轉(zhuǎn)入正常鎖定過(guò)程,電荷泵充放電電流回到原來(lái)大小,鑒相器繼續(xù)檢測(cè)輸出信號(hào)與輸入信號(hào)的相位差,直到DLL完成鎖定。
  為降

3、低DLL系統(tǒng)的時(shí)鐘抖動(dòng),本文分析了延遲單元熱噪聲與抖動(dòng)的關(guān)系,設(shè)計(jì)了一種具有低抖動(dòng)特性的延遲單元電路結(jié)構(gòu)。為實(shí)現(xiàn)可編程功能,在DLL電路之后加入邊沿組合電路,通過(guò)改變邊沿選擇寄存器中的數(shù)值,就能改變輸出時(shí)鐘信號(hào)的相位,從而為CCD信號(hào)處理器提供相位可調(diào)的時(shí)序信號(hào)。
  電路采用SMIC0.18μm3.3V1P6M混合信號(hào)CMOS工藝設(shè)計(jì),版圖面積為900μm×350μm。采用Cade nce Spectre軟件進(jìn)行仿真,在TT工藝

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論