版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著多媒體技術(shù)的發(fā)展,無(wú)線傳感網(wǎng)的應(yīng)用越來(lái)越廣泛。在圖像傳感網(wǎng)絡(luò)中,由于圖像的原始數(shù)據(jù)量甚大,不利于圖像的傳輸和存儲(chǔ),圖像的壓縮在圖像傳感網(wǎng)絡(luò)中尤為重要。JPEG壓縮標(biāo)準(zhǔn)在圖像壓縮方面有優(yōu)良的特性,可以在無(wú)線傳感網(wǎng)中廣泛應(yīng)用。
本文簡(jiǎn)要介紹了JPEG標(biāo)準(zhǔn)以及其基本流程和AHB總線的基本規(guī)范,設(shè)計(jì)了符合AHB總線規(guī)范的、基于離散余弦變換的基本順序的JPEG編碼器。本文設(shè)計(jì)的JPEG編碼器包括JPEG編碼部分和JPEG接口部分
2、。JPEG編碼部分包括離散余弦變換模塊、量化模塊、Zigzag模塊、熵編碼模塊和數(shù)據(jù)封裝模塊。離散余弦變換模塊將二維的離散余弦變換轉(zhuǎn)化為兩次一維的余弦變換,減少乘法單元和寄存器的使用。量化模塊中,采用樹(shù)型結(jié)構(gòu)實(shí)現(xiàn)乘法運(yùn)算。熵編碼模塊對(duì)DC系數(shù)進(jìn)行差分編碼,對(duì)AC系數(shù)進(jìn)行游程編碼,通過(guò)查表,獲得相應(yīng)的哈夫曼碼。按照J(rèn)PEG標(biāo)準(zhǔn)文件格式對(duì)編碼后的碼流進(jìn)行封裝,最后形成完整的JPEG文件數(shù)據(jù)。JPEG接口部分分為主設(shè)備接口模塊和從設(shè)備接口模塊
3、,從設(shè)備接口模塊是外部對(duì)JPEG模塊的配置端口,產(chǎn)生控制信號(hào),主設(shè)備接口模塊產(chǎn)生JPEG讀寫數(shù)據(jù)的地址,完成JPEG模塊和外部的數(shù)據(jù)通信。
本論文采用VCS對(duì)模塊進(jìn)行仿真和驗(yàn)證,用RVDS進(jìn)行軟件調(diào)試,用QuartusⅡ進(jìn)行布局布線,生成配置文件下載到FPGA中。FPGA板配有攝像頭,系統(tǒng)采集攝像數(shù)據(jù)進(jìn)行編碼,并存儲(chǔ)到SD卡中。本論文設(shè)計(jì)的JPEG編碼器能將圖像數(shù)據(jù)順利編碼形成JPEG文件格式的圖像,并且能完成連續(xù)圖像的編
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的JPEG編碼器設(shè)計(jì).pdf
- JPEG編碼器的設(shè)計(jì)與優(yōu)化.pdf
- 低功耗JPEG編碼器模塊的設(shè)計(jì).pdf
- JPEG編碼器的VLSI設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DE2平臺(tái)的JPEG編碼器設(shè)計(jì).pdf
- 基于DCT順序模式的JPEG編碼器的硬件設(shè)計(jì).pdf
- 低壓縮碼率下JPEG編碼器的設(shè)計(jì).pdf
- 基于FPGA的JPEG壓縮編碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP的JPEG編碼器的實(shí)現(xiàn)與優(yōu)化.pdf
- JPEG2000圖像編碼器的VLSI設(shè)計(jì).pdf
- 基于OMAP5910的DSP核實(shí)現(xiàn)MPEG-4編碼器及JPEG編碼器.pdf
- 基于SOPC的JPEG2000靜止圖像編碼器設(shè)計(jì).pdf
- 基于JPEG-LS標(biāo)準(zhǔn)的圖像編碼器硬件系統(tǒng)設(shè)計(jì).pdf
- JPEG2000編碼器中EBCOT的VLSI設(shè)計(jì).pdf
- JPEG2000中MQ編碼器的VLSI設(shè)計(jì).pdf
- JPEG圖像壓縮編碼器的研究與設(shè)計(jì).pdf
- Motion JPEG2000視頻編碼器的VLSI設(shè)計(jì).pdf
- JPEG2000編碼器的功能驗(yàn)證.pdf
- JPEG編碼器IP的研究與實(shí)現(xiàn).pdf
- 高性能JPEG2000圖像編碼器的VLSI設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論