版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、監(jiān)控雷達(dá)系統(tǒng)的在新疆油田有積極的實(shí)用價(jià)值。本文以監(jiān)控雷達(dá)系統(tǒng)為應(yīng)用背景,設(shè)計(jì)了基于FPGA+DSP的信號(hào)處理器。
信號(hào)處理器方案設(shè)計(jì):就硬件平臺(tái)的選擇,信號(hào)處理模塊組成,功能參數(shù)等問(wèn)題進(jìn)行分析。針對(duì)這些問(wèn)題,結(jié)合當(dāng)前的信號(hào)處理技術(shù),提出了基于FPGA+DSP的系統(tǒng)的解決方案。重點(diǎn)研究了以下二個(gè)部分內(nèi)容:
1、信號(hào)處理器硬件平臺(tái)設(shè)計(jì)。通過(guò)對(duì)信號(hào)處理器開(kāi)發(fā)設(shè)計(jì)的分析,設(shè)計(jì)了系統(tǒng)的硬件架構(gòu);針對(duì)硬件架構(gòu)的模塊組成,給出了各
2、個(gè)模塊的具體芯片選型、參數(shù)選擇、電路設(shè)計(jì)。
2、信號(hào)處理器軟件設(shè)計(jì)。通過(guò)信號(hào)處理器硬件平臺(tái)的深入分析,確定信號(hào)處理軟件的組成,功能分配,并分別在FPGA實(shí)現(xiàn)信號(hào)處理和DSP實(shí)現(xiàn)信號(hào)檢測(cè)和邏輯功能控制、通信,同樣給出了主要軟件模塊設(shè)計(jì)流程和源代碼。
基于以上的研究成果,完成信號(hào)處理器的調(diào)試,最后給出閉環(huán)測(cè)試和系統(tǒng)對(duì)接開(kāi)環(huán)測(cè)試的試驗(yàn)情況。在文章的末尾,對(duì)系統(tǒng)進(jìn)行了總結(jié),指出系統(tǒng)的不足之處,提出了改進(jìn)的方法,并展望了今后的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA+DSP的MSSR應(yīng)答信號(hào)處理器實(shí)現(xiàn).pdf
- 基于FPGA+DSP的實(shí)時(shí)圖像處理器的研制.pdf
- 相控陣?yán)走_(dá)信號(hào)處理器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號(hào)預(yù)處理器的設(shè)計(jì).pdf
- 基于FPGA的多功能雷達(dá)信號(hào)處理器.pdf
- 基于FPGA+DSP架構(gòu)的視頻監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的基帶數(shù)字信號(hào)處理平臺(tái)的研究與實(shí)現(xiàn).pdf
- 基于FPGA+DSP結(jié)構(gòu)的聲光信號(hào)后處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI總線(xiàn)FPGA+DSP通用信號(hào)處理平臺(tái)的設(shè)計(jì)與實(shí)觀(guān).pdf
- 二次雷達(dá)應(yīng)答信號(hào)處理器中DSP的算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP和FPGA的雷達(dá)信號(hào)處理實(shí)驗(yàn)樣機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核DSP與FPGA的雷達(dá)信號(hào)處理板設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的圖像處理硬件平臺(tái)設(shè)計(jì).pdf
- 基于多核DSP的HPRF-PD數(shù)字陣列雷達(dá)信號(hào)處理器研制與實(shí)現(xiàn).pdf
- 基于Zynq的雷達(dá)信號(hào)處理器驗(yàn)證平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的軟件雷達(dá)脈壓處理器的實(shí)現(xiàn).pdf
- 基于Zedboard的PD雷達(dá)數(shù)字信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的星上綜合處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論