2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩72頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、在雷達信號處理、軟件無線電、圖像處理等實時性、高速運算能力要求非常高的領域,多DSP并行陣列越來越得到廣泛應用。為應對大數(shù)據(jù)量、高帶寬、高速實時信號處理的需要,設計一款多核DSP陣列處理板是非常必要的。
  本課題的來源是作者所在工作單位自研項目“通用高速實時信號處理系統(tǒng)”,研究目的是要適應大數(shù)據(jù)量、高帶寬、高速實時信號處理的應用,滿足目前雷達、軟件無線電、電子偵查對抗等算法驗證需求,設計開發(fā)一款符合 VITA65-2010標準的

2、通用產(chǎn)品,并將本課題的研究成果應用作為成熟產(chǎn)品應用在公司高速實時信號處理系統(tǒng)系列產(chǎn)品中。作為單位自研“通用高速實時信號處理系統(tǒng)”項目的負責人之一,主要負責基于 TMS320C6678多核 DSP陣列處理板的研發(fā)工作,完成了多核DSP陣列處理板的主要元器件選型、總體方案設計、原理圖設計、DSP底層驅(qū)動軟件設計及算法驗證測試等工作。
  本文詳細介紹了基于TMS320C6678多核DSP陣列處理板的設計和實現(xiàn)過程。包含總體硬件設計方案

3、、主要功能電路設計等內(nèi)容。詳細闡述本陣列處理板中使用的Rapid IO、Hyperlink、PCI-Express高速互聯(lián)總線的互聯(lián)關系、硬件設計和軟件設計流程;對各個互聯(lián)總線進行了較為詳細的介紹,同時在本陣列處理板上對各高速互聯(lián)接口進行了性能測試,并測試得到運行結果。另外結合陣列信號處理板的實際應用場合,詳細深入的介紹了多核DSP TM320C6678的兩種常用的上電自加載方式:EMIF16加載和SRIO加載的實現(xiàn)流程和方法。

4、  針對雷達信號處理,簡要推導和分析了快速傅里葉變換算法,給出了多核DSP TMS320C6678多核間的軟件實施流程,將并行算法部署到本陣列處理板上進行8核、16核及32核并行計算,得出了本陣列處理板的多核并行處理能力。
  本處理板是針對實際應用需求設計的基于多核DSP+FPGA架構的,以四片多核DSP芯片組成具有32核心的陣列處理平臺。此處理板已成為本人所在工作單位面向高速信號處理領域的一款成熟產(chǎn)品,已經(jīng)大量應用于雷達信號處

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論