版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著無(wú)線通信的發(fā)展,信道編碼與譯碼的技術(shù)也得到廣泛研究。卷積碼是信道中的常見(jiàn)編碼方式。目前絕大多數(shù)現(xiàn)代無(wú)線通信系統(tǒng)采用卷積信道編碼器與Viterbi信道譯碼器相結(jié)合的信道糾錯(cuò)方式。本論文設(shè)計(jì)和實(shí)現(xiàn)的多模式高性能Viterbi譯碼器芯片可以支持這些無(wú)線通信系統(tǒng)中的信道卷積譯碼。
本課題基于65nm CMOS工藝,采用半定制的設(shè)計(jì)流程,對(duì)該多模式Viterbi譯碼器進(jìn)行了全面的邏輯設(shè)計(jì)與驗(yàn)證,并完成了邏輯綜合與物理設(shè)計(jì)的任務(wù)。論文
2、研究的主要內(nèi)容和工作成果包括以下幾個(gè)方面:
☆根據(jù)該Viterbi譯碼器的功能需求,設(shè)計(jì)了該部件總體結(jié)構(gòu),并完成了各個(gè)功能模塊的詳細(xì)設(shè)計(jì)。
☆在Viterbi譯碼的狀態(tài)量度更新環(huán)節(jié),需要同時(shí)兼顧芯片耗費(fèi)的硬件資源與計(jì)算速度這兩個(gè)目標(biāo)。在本譯碼器的設(shè)計(jì)中,采用了基于改進(jìn)基4算法的兩級(jí)級(jí)聯(lián)ACS工作的方式,很好地解決了狀態(tài)量度計(jì)算速度和硬件消耗的矛盾,同時(shí)可以很好的支持多種工作模式。
☆在基于兩級(jí)級(jí)聯(lián) ACS的
3、狀態(tài)量度計(jì)算過(guò)程中,狀態(tài)量度的存儲(chǔ)管理是一個(gè)設(shè)計(jì)難點(diǎn)。本文采用分塊存儲(chǔ)結(jié)構(gòu),很好地解決了這個(gè)問(wèn)題。
☆狀態(tài)量度更新過(guò)程中,需要防止路徑量度計(jì)算時(shí)發(fā)生溢出。本文設(shè)計(jì)中采用了取模歸一化的方法。這種方法有效地減少了硬件消耗,提高了路徑量度計(jì)算的速度。
☆該 Viterbi譯碼器幸存路徑管理部分,采用了本文提出的改進(jìn) one-pointer算法。這種方法克服了原始 one-pointer算法中存儲(chǔ)器需要根據(jù)約束長(zhǎng)度大小分體的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種多模式Turbo譯碼器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 低功耗Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高效Viterbi譯碼器的結(jié)構(gòu)與實(shí)現(xiàn).pdf
- 高速Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于SystemC的Viterbi譯碼器實(shí)現(xiàn).pdf
- VerlogHDL實(shí)現(xiàn)Viterbi譯碼器的研究.pdf
- UWB中Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速Viterbi譯碼器的研究與實(shí)現(xiàn).pdf
- Viterbi譯碼器的硬件設(shè)計(jì).pdf
- 基于FPGA的Viterbi譯碼器實(shí)現(xiàn).pdf
- 高速VITERBI譯碼器的研究與設(shè)計(jì).pdf
- Viterbi譯碼器的FPGA設(shè)計(jì).pdf
- 全并行Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 可配置的Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 參數(shù)化Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- Viterbi譯碼器的低功耗設(shè)計(jì).pdf
- Viterbi譯碼器的FPGA實(shí)現(xiàn)技術(shù)研究.pdf
- 高密度光盤(pán)Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 大約束度Viterbi譯碼器的低功耗硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論