版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來,功耗已經(jīng)成為了系統(tǒng)芯片設(shè)計(jì)中的一項(xiàng)重要指標(biāo)。由于工藝、溫度以及電壓(ProcessVoltage&Temperature variation,PVT)等偏差因素的影響,傳統(tǒng)設(shè)計(jì)采用最壞情況驗(yàn)證法使得電路留有較大的時(shí)序裕量,這一時(shí)序裕量的存在導(dǎo)致了功耗的浪費(fèi)?;陉P(guān)鍵路徑時(shí)序監(jiān)測(cè)的自適應(yīng)電壓調(diào)節(jié)(Adaptive Voltage Scaling,AVS)技術(shù)可以根據(jù)芯片的工作狀況動(dòng)態(tài)調(diào)節(jié)電路供電電壓,是減少時(shí)序裕量的有效手段。
2、r> 本文首先分析了互連線和邏輯單元的不同延時(shí)特征對(duì)關(guān)鍵路徑的影響,提出由互聯(lián)線和邏輯單元共同組成的復(fù)制關(guān)鍵路徑方案,設(shè)計(jì)了多組具有不同互連線延時(shí)比例的復(fù)制路徑,并使用C單元將這些復(fù)制路徑并聯(lián),使其從多條復(fù)制路徑中自動(dòng)選擇最長(zhǎng)的一條作為監(jiān)測(cè)路徑。然后,本文又設(shè)計(jì)了帶有自校準(zhǔn)功能的延時(shí)采樣單元,結(jié)合AVS控制單元,能夠有效的降低PVT偏差對(duì)采樣結(jié)果的影響,使采樣誤差不會(huì)隨著采樣級(jí)數(shù)的增加而增加。最后,將整套AVS模塊集成在以ARM7為內(nèi)
3、核的片上系統(tǒng)(System on a Chip,SoC)驗(yàn)證電路上,并使用HSIM全芯片仿真工具對(duì)該驗(yàn)證電路做仿真測(cè)試。
本文使用SMIC0.18μm工藝對(duì)測(cè)試電路做版圖設(shè)計(jì),因引入AVS機(jī)制,總面積增加了4.26%。之后,分別對(duì)比固定電壓的傳統(tǒng)設(shè)計(jì)和等效DVFS的設(shè)計(jì)的功耗數(shù)據(jù),結(jié)果顯示,相比固定1.8V傳統(tǒng)設(shè)計(jì),在不同工藝角和溫度下最多可節(jié)省43.42%的功耗;相比等效DVFS設(shè)計(jì),最多可節(jié)省15.69%的功耗。通過驗(yàn)證,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 自適應(yīng)電壓調(diào)節(jié)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種基于雙環(huán)控制的自適應(yīng)電壓調(diào)節(jié)電路設(shè)計(jì).pdf
- 一種基于主極點(diǎn)補(bǔ)償?shù)淖赃m應(yīng)電壓調(diào)節(jié)電路設(shè)計(jì).pdf
- 面向自適應(yīng)電壓調(diào)節(jié)的監(jiān)測(cè)單元及關(guān)鍵路徑監(jiān)測(cè)點(diǎn)改進(jìn)設(shè)計(jì).pdf
- 抗PVT變化的自適應(yīng)電源電壓調(diào)整電路設(shè)計(jì).pdf
- 自適應(yīng)零電壓開關(guān)電子鎮(zhèn)流器電路設(shè)計(jì)畢業(yè)設(shè)計(jì)
- 電流隨溫度自適應(yīng)調(diào)節(jié)的LED驅(qū)動(dòng)電路設(shè)計(jì).pdf
- 白光LED驅(qū)動(dòng)電路中電流調(diào)節(jié)電路設(shè)計(jì).pdf
- 寬電壓自適應(yīng)電壓調(diào)節(jié)系統(tǒng)設(shè)計(jì).pdf
- 自適應(yīng)零電壓開關(guān)電子鎮(zhèn)流器電路設(shè)計(jì)全套畢業(yè)設(shè)計(jì)
- 基于時(shí)序糾錯(cuò)的自適應(yīng)電壓調(diào)制技術(shù)研究.pdf
- 基于片上時(shí)序監(jiān)測(cè)的動(dòng)態(tài)電壓頻率調(diào)節(jié)系統(tǒng)設(shè)計(jì).pdf
- 寬電壓SoC的自適應(yīng)電壓頻率調(diào)節(jié)系統(tǒng)設(shè)計(jì).pdf
- 自適應(yīng)擬合負(fù)載關(guān)鍵路徑的AVS電路的研究與設(shè)計(jì).pdf
- 電流自適應(yīng)溫度的LED驅(qū)動(dòng)電路設(shè)計(jì).pdf
- 基于fpga的時(shí)序邏輯電路設(shè)計(jì)
- 基于fpga的ccd時(shí)序電路設(shè)計(jì)
- 基于自適應(yīng)電壓調(diào)節(jié)的SoC芯片低功耗設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種基于PSM調(diào)制的自適應(yīng)限流模塊電路設(shè)計(jì).pdf
- 電壓采集電路設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論