版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著微電子技術(shù)的高速發(fā)展,電子系統(tǒng)變得越來(lái)越復(fù)雜,SoC(System-on-Chip)芯片的設(shè)計(jì)要求設(shè)計(jì)者必須同時(shí)考慮軟、硬件兩部分的開(kāi)發(fā)以及多種IP核的集成。與此同時(shí),SoC對(duì)驗(yàn)證的要求也越來(lái)越高。SystemVerilog是構(gòu)建于 Verilog-2001之上的一門(mén)語(yǔ)言。它大大提高了Verilog的代碼效率,同時(shí)SystemVerilog在代碼可讀性和代碼的可重用性方面也相對(duì)Verilog有很大的提高。SystemVerilog在
2、這些方面的改進(jìn)既為該語(yǔ)言使用現(xiàn)有的EDA工具、流程提供了便利,也為設(shè)計(jì)開(kāi)發(fā)人員提供了非常高效的描述方法。SystemVerilog的最大優(yōu)點(diǎn)在于開(kāi)發(fā)受控的測(cè)試平臺(tái)、產(chǎn)生帶隨機(jī)約束的激勵(lì)、基于覆蓋率的驗(yàn)證,以及基于斷言的驗(yàn)證。
本文基于某接口芯片的功能驗(yàn)證過(guò)程,研究了業(yè)界先進(jìn)的SystemVerilog語(yǔ)言的驗(yàn)證技術(shù)。結(jié)合該接口芯片的協(xié)議和功能要求,采用相關(guān)的SystemVerilog驗(yàn)證技術(shù)設(shè)計(jì)搭建了完善的功能驗(yàn)證平臺(tái),完成了
3、該接口芯片的功能驗(yàn)證。在針對(duì)該接口芯片的功能驗(yàn)證平臺(tái)的設(shè)計(jì)中,使用了SystemVerilog的先進(jìn)的驗(yàn)證方法來(lái)設(shè)計(jì)和優(yōu)化驗(yàn)證平臺(tái)。通過(guò)對(duì)這些驗(yàn)證技術(shù)的分析與實(shí)踐,表明SystemVerilog擁有強(qiáng)大的系統(tǒng)級(jí)建模能力和高效驗(yàn)證的效率。
本文首先詳細(xì)分析介紹了SystemVerilog的各項(xiàng)先進(jìn)的驗(yàn)證技術(shù),包括接口、面向?qū)ο蟮木幊?、隨機(jī)約束、線程間的通信、覆蓋率等方面的知識(shí)。這些新的驗(yàn)證方法技術(shù)為當(dāng)前超大規(guī)模、高復(fù)雜度的數(shù)字設(shè)
4、計(jì)提供了簡(jiǎn)單、可重用、高效的驗(yàn)證手段。
由于接口芯片的功能設(shè)計(jì)是本文的基本驗(yàn)證對(duì)象,而根據(jù)芯片Spec來(lái)搭建符合設(shè)計(jì)規(guī)范的驗(yàn)證平臺(tái)是芯片功能驗(yàn)證的基本核心。因此,在SystemVerilog語(yǔ)言的介紹之后,本文詳細(xì)了接口芯片的內(nèi)部功能模塊設(shè)計(jì)。這些模塊包括:發(fā)送數(shù)據(jù)通道、接收數(shù)據(jù)通道、端口狀態(tài)機(jī)和流量控制模塊四大部分。
最后,本文詳細(xì)介紹了該接口芯片功能驗(yàn)證的SystemVerilog驗(yàn)證平臺(tái)的搭建過(guò)程,并且詳細(xì)介紹
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FC-AE協(xié)議的交換機(jī)端口電路設(shè)計(jì).pdf
- 基于PCI協(xié)議的芯片接口功能驗(yàn)證.pdf
- FC-AE-1553橋接芯片研究——光纖通道接口模塊.pdf
- FC-AE交換機(jī)互連技術(shù)設(shè)計(jì)與實(shí)現(xiàn).pdf
- FC-AE與1553B仿真節(jié)點(diǎn)卡硬件設(shè)計(jì).pdf
- 基于SystemVerilog語(yǔ)言功能驗(yàn)證平臺(tái)的研究與應(yīng)用.pdf
- gjb 6411-2008 光纖通道 航空電子環(huán)境(fc-ae)
- FC-AE與1553B仿真節(jié)點(diǎn)卡軟件設(shè)計(jì).pdf
- FC-AE多協(xié)議異構(gòu)網(wǎng)絡(luò)橋接及相關(guān)軟件設(shè)計(jì).pdf
- 基于FC-AE-ASM的航電測(cè)試接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- FC-AE-1553仿真驗(yàn)證系統(tǒng)設(shè)計(jì).pdf
- 基于PON結(jié)構(gòu)的FC協(xié)議芯片驗(yàn)證技術(shù)研究.pdf
- 基于SystemVerilog語(yǔ)言對(duì)TDM模塊的驗(yàn)證.pdf
- 數(shù)據(jù)路由系統(tǒng)基于SystemVerilog語(yǔ)言的驗(yàn)證.pdf
- PCI總線接口芯片功能驗(yàn)證方法和平臺(tái).pdf
- 基于PCI總線接口芯片的驗(yàn)證與測(cè)試.pdf
- 基于PON結(jié)構(gòu)的FC-AE-1553協(xié)議芯片的關(guān)鍵模塊研究與實(shí)現(xiàn).pdf
- FC-AE-1553橋接芯片研究—協(xié)議橋模塊的設(shè)計(jì).pdf
- FC-AE-1553協(xié)議橋體系架構(gòu)研究與驗(yàn)證.pdf
- 基于SystemVerilog的YAK SoC系統(tǒng)級(jí)驗(yàn)證研究.pdf
評(píng)論
0/150
提交評(píng)論