版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著大數據的時代到來,近十多年來高速串行通信技術快速發(fā)展,在日常生活中到處可以看到高速串行通信技術的存在,例如USB、PCI-E、IEEE1394和Thunderbolt等,其中IEEE1394經常被用于工業(yè)級相機的數據傳輸,以及軍事和航天等領域。IEEE1394串行通信協議,最早是用在蘋果公司產品Mac電腦上的Fire Wire,由于后來被IEEE采用并且重新進行了規(guī)范,因此也稱為IEEE1394。IEEE1394串行數據傳輸通過4層
2、分層協議實現,可分為物理層、鏈路層、處理層和總線管理層。IEEE1394最早版本IEEE1394a在Backplane模式支持12.5、25、50Mbps的傳輸速率,而Cable模式支持100Mbps、200Mbps、400Mbps的速率。隨后提出的IEEE1394b達到了800Mbps的傳輸速率,在Cable模式下將原來的4.5m的傳輸距離延伸至50m,后來在2007年發(fā)布的IEEE1394c支持1.6Gbps和3.2Gbps。本論文
3、研究和設計的是應用于IEEE1394b物理層實現的時鐘數據恢復電路,時鐘數據恢復電路是接收端一個重要的模塊,它的核心功能是對接收端接收到的數據進行時鐘提取和數據再定時,它能否正常工作直接影響到整體芯片的性能。
本論文首先介紹抖動和編碼類型,重點描述本論文設計的用于時鐘數據恢復電路仿真驗證時使用的時鐘抖動模型和數據抖動模型,通過比較不同類型的時鐘數據恢復電路結構,從而挑選適合IEEE1394b物理層實現的結構。其次介紹了插值型時
4、鐘數據恢復電路系統的線性化分析,包括Alexander鑒相器、數字環(huán)路濾波器和相位插值電路,分析不同的比例路徑增益和積分路徑增益對二階時鐘數據恢復電路系統傳輸函數和抖動容忍曲線的影響,并且重點介紹本論文設計時鐘數據恢復電路的子模塊電路和整體電路設計和仿真。最后介紹混合信號電路版圖設計注意事項和插值型時鐘數據恢復電路的測試結果。
本論文設計的時鐘數據恢復電路采用的是插值型結構,支持IEEE1394b中S800、S400數據傳輸模
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 應用于IEEE 1394B物理層的電壓調節(jié)器電路設計.pdf
- 應用于光纖通訊系統CMOS時鐘和數據恢復電路的設計.pdf
- 應用于usb2.0的高速時鐘數據恢復電路設計
- 以太網絡控制器物理層時鐘恢復電路的設計.pdf
- usb2.0物理層中時鐘發(fā)生器和時鐘恢復電路的設計
- 高性能時鐘數據恢復電路的設計與實現.pdf
- 應用于手機支付芯片中的時鐘恢復電路的研究與設計.pdf
- 2.5gbps時鐘數據恢復電路的設計
- 基于PLL的時鐘數據恢復電路設計.pdf
- 高速SerDes中時鐘數據恢復電路的設計研究.pdf
- RFID鎖相時鐘恢復電路的設計.pdf
- 寬鎖定范圍時鐘數據恢復電路的研究與設計.pdf
- SerDes中時鐘數據恢復電路的設計與驗證.pdf
- 光接收芯片內時鐘數據恢復電路的設計.pdf
- 突發(fā)模式時鐘數據恢復電路關鍵模塊的設計.pdf
- 2.5gbps時鐘數據恢復電路的研究與設計
- 多通道高速時鐘數據恢復電路設計.pdf
- 基于usb2.0的時鐘數據恢復電路的設計
- 用于1.25gbs千兆以太網的時鐘數據恢復電路的設計
- 設計與驗證基于1394b協議的IEEE1394物理層仲裁機制.pdf
評論
0/150
提交評論