版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在現(xiàn)代電子系統(tǒng)中,隨著高速數(shù)字信號(hào)處理應(yīng)用環(huán)境的不斷增加,模數(shù)轉(zhuǎn)換器(ADC)作為連接模擬世界與信號(hào)處理系統(tǒng)的橋梁,也必須向高速方向發(fā)展,以滿足其在無(wú)線通信、數(shù)據(jù)采集和雷達(dá)等方面的應(yīng)用。采樣保持電路(THC)作為高速ADC的核心模塊之一,位于ADC的前端,主要作用為將外界連續(xù)變化的模擬信號(hào)轉(zhuǎn)化為離散信號(hào)并保持足夠的時(shí)間以供后級(jí)電路進(jìn)行量化編碼,其精度和采樣速率決定了整個(gè)ADC所能達(dá)到的最高精度和最快轉(zhuǎn)換速率。因此,設(shè)計(jì)高性能的采樣保持電
2、路對(duì)于ADC來(lái)說至關(guān)重要。
本論文圍繞設(shè)計(jì)一款基于0.18μmCMOS工藝,采樣率1.6GSPS,滿足10位ADC精度要求的采樣保持電路為目標(biāo),分析研究了采樣保持電路設(shè)計(jì)指標(biāo)與各模塊電路具體參數(shù)之間的約束關(guān)系;分析了非線性對(duì)電路性能的影響,并引入源極負(fù)反饋、柵壓自舉開關(guān)、虛擬開關(guān)和數(shù)字失調(diào)校正電路來(lái)提高電路的線性度以滿足高精度的要求;采用開環(huán)差分雙通道時(shí)間交織采樣結(jié)構(gòu)以達(dá)到1.6GSPS的采樣率,并研究了失配對(duì)時(shí)間交織結(jié)構(gòu)AD
3、C的影響,采用了輸入緩沖器共享和主控時(shí)鐘等措施來(lái)減小兩通道間的失配;采用了一種新型的f-3dB為5GHz,總諧波失真小于-88dB的源跟隨器作為輸入緩沖器;提出了一款單位增益、高帶寬和高線性度的全差分運(yùn)算放大器,并設(shè)計(jì)了反饋環(huán)路來(lái)穩(wěn)定全差分運(yùn)放的輸出共模電平;設(shè)計(jì)了電荷泵實(shí)現(xiàn)復(fù)位和供電功能。電路器件主要采用深n阱NMOS管,以保證系統(tǒng)的精度和隔離襯底上的噪聲。
在Cadence環(huán)境下,基于0.18μm CMOS工藝庫(kù),電源電壓
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于CMOS工藝的提高速采樣-保持電路的設(shè)計(jì).pdf
- 一種BiCMOS高速采樣-保持電路的設(shè)計(jì).pdf
- 一種高速高精度采樣-保持電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種16位高速A-D轉(zhuǎn)換器采樣保持電路的設(shè)計(jì).pdf
- 一種可配置的采樣保持電路設(shè)計(jì)與研究.pdf
- 一種8位250MSPS采樣-保持電路的研究.pdf
- 一種12位高速CMOS DAC的設(shè)計(jì).pdf
- 一種SOI CMOS電壓轉(zhuǎn)換電路的設(shè)計(jì).pdf
- 超高速采樣保持電路的研究與設(shè)計(jì).pdf
- 高速高精度采樣保持電路的研究與設(shè)計(jì).pdf
- 一種用于12位40 MHz流水線ADC的采樣保持電路的研究與設(shè)計(jì).pdf
- Pipelined ADC中高速采樣保持電路的研究與設(shè)計(jì).pdf
- 采樣保持電路
- 用于10位高速ADC的采樣-保持電路的仿真設(shè)計(jì).pdf
- 一種高速DA轉(zhuǎn)換器電路的設(shè)計(jì).pdf
- 采樣保持電路設(shè)計(jì)研究.pdf
- 高速高精度流水線ADC中采樣保持電路的設(shè)計(jì).pdf
- 一種CMOS絕對(duì)值電路芯片的實(shí)現(xiàn)方法.pdf
- 一種基于CMOS的I-F轉(zhuǎn)換電路的設(shè)計(jì)與研究.pdf
- 一種高優(yōu)值CMOS圖像傳感器讀出電路的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論