版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文針對(duì)應(yīng)用于軍用直升機(jī)上的Doppler/SINS組合導(dǎo)航系統(tǒng)對(duì)導(dǎo)航計(jì)算機(jī)高精度、高性能的要求,設(shè)計(jì)出一種基于DSP(TMS320C6713)和FPGA(Spartan-3E XC3S500E)協(xié)同合作的機(jī)載導(dǎo)航計(jì)算機(jī)系統(tǒng)。
在分析Doppler/SINS組合導(dǎo)航系統(tǒng)模型的特點(diǎn)和系統(tǒng)對(duì)導(dǎo)航計(jì)算機(jī)的需求后,提出了基于DSP和FPGA的機(jī)載導(dǎo)航計(jì)算機(jī)整體設(shè)計(jì)方案,該方案采用DSP負(fù)責(zé)導(dǎo)航解算,利用FPGA強(qiáng)大的內(nèi)部資源擴(kuò)展系
2、統(tǒng)的通信接口,完成外圍通信模塊控制信號(hào)的整合。在導(dǎo)航計(jì)算機(jī)整體設(shè)計(jì)方案,包括硬件設(shè)計(jì)方案和軟件設(shè)計(jì)方案確立的基礎(chǔ)上,首先對(duì)DSP和FPGA芯片進(jìn)行選型,其次對(duì)實(shí)現(xiàn)各個(gè)功能模塊的關(guān)鍵技術(shù)進(jìn)行研究和開發(fā),包括基于FPGA的數(shù)據(jù)通信模塊、基于DSP的處理器模塊以及數(shù)據(jù)存儲(chǔ)模塊,開發(fā)過程中做了大量的仿真和驗(yàn)證,最后對(duì)系統(tǒng)進(jìn)行綜合測(cè)試和聯(lián)調(diào),并進(jìn)行了地面跑車實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果證明:系統(tǒng)能夠?qū)崟r(shí)采集IMU角速率和加速度、Doppler雷達(dá)的速度等信息,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP的導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于dsp和fpga的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì)
- 基于FPGA的導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于DSP和FPGA的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和FPGA導(dǎo)航計(jì)算機(jī)硬件電路研究與設(shè)計(jì).pdf
- 基于DSP和FPGA導(dǎo)航計(jì)算機(jī)硬件模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP-FPGA的捷聯(lián)導(dǎo)航計(jì)算機(jī)研究.pdf
- 基于DSP和FPGA的多功能嵌入式導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP的導(dǎo)航計(jì)算機(jī)研究.pdf
- 基于DSP的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的異構(gòu)多處理器導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于FPGA的雙核導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于cyclone Ⅲ組合導(dǎo)航計(jì)算機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SOPC的嵌入式導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于MCU和DSP雙核的捷聯(lián)導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和CPLD的微型導(dǎo)航計(jì)算機(jī)系統(tǒng)研究.pdf
- 基于OMAP平臺(tái)的協(xié)同導(dǎo)航計(jì)算機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP和ARM7的捷聯(lián)導(dǎo)航計(jì)算機(jī)系統(tǒng)的設(shè)計(jì).pdf
- 光纖捷聯(lián)慣性系統(tǒng)導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于DSP導(dǎo)航計(jì)算機(jī)的捷聯(lián)航姿系統(tǒng)研究和實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論