版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、 電 子 科 技 大 學(xué) UNIVERSITY OF ELECTRONIC SCIENCE AND TECHNOLOGY OF CHINA 專業(yè)學(xué)位碩士學(xué)位論文 MASTER THESIS FOR PROFESSIONAL DEGREE 論文題目 0.35 μm 40V LDMOS器件 ESD 性能研究與優(yōu)化 專 業(yè) 學(xué) 位 類 別 工程碩士 學(xué) 號 201022030
2、136 作 者 姓 名 何川 指 導(dǎo) 教 師 葉星寧 分類號 密級 STUDYING AND OPTIMIZATION OF THE ESD ROBUSTNESS OF LDMOS DEVICE BASED ON 0.35 μm 40V BCD PROCESS Master Thesis Su
3、bmitted to University of Electronic Science and Technology of China Major: Electronic and Communication Engineering Author: He Chuan Advisor: Ye XingNin School: Microelectronics and Solid-St
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 0.5μm100vldmos高壓器件的研制
- 基于BCD工藝的ESD器件性能研究與優(yōu)化.pdf
- 0.35um工藝mcu電路esd耐量優(yōu)化和保護應(yīng)用
- MOS器件ESD特性研究.pdf
- 0.5μm40v高壓器件的spice模型研究
- 0.35μm增強型13.5v高壓工藝平臺研發(fā)與優(yōu)化
- RF LDMOS器件的柵極ESD保護設(shè)計與研究.pdf
- 集成抗ESD SOI nLDMOS器件研究.pdf
- 抗ESD SOI LIGBT器件的研究.pdf
- 基于SCR和LDMOS的高壓ESD器件研究與設(shè)計.pdf
- 0.35μm垂直溝道功率芯片背金工藝優(yōu)化和缺陷改善
- 高性能霍爾器件的研制與性能優(yōu)化.pdf
- 基于SCR的ESD保護器件研究.pdf
- 集成電路新型ESD防護器件研究.pdf
- 射頻LDMOS器件結(jié)構(gòu)和ESD保護研究.pdf
- 基于0.6μmcmos工藝esd保護器件研究
- 高壓LDMOS器件性能的優(yōu)化研究.pdf
- 半導(dǎo)體器件與集成電路抗靜電放電(esd)
- 0.35μmbcd工藝流程優(yōu)化與改善
- GaN基HEMT器件的性能研究與設(shè)計優(yōu)化.pdf
評論
0/150
提交評論