版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、8位微處理器是應(yīng)用廣泛的一類微處理器,而精簡(jiǎn)指令集(RISC)與以往的復(fù)雜指令集(CISC)相比,不僅簡(jiǎn)化了指令系統(tǒng),而且是通過簡(jiǎn)化指令系統(tǒng)使計(jì)算機(jī)的結(jié)構(gòu)更加簡(jiǎn)單合理,縮短了處理每條指令的周期,從而提高了運(yùn)算速度。但目前市場(chǎng)上8位微處理器的主流產(chǎn)品仍然是國(guó)外的,所以我國(guó)應(yīng)開發(fā)出更多具有自主知識(shí)產(chǎn)權(quán)的MCU產(chǎn)品。基于此基礎(chǔ)上,本文對(duì)微處理器的設(shè)計(jì)做了有益的嘗試。
本文通過對(duì)微處理器的體系結(jié)構(gòu)、主要模塊的內(nèi)部結(jié)構(gòu),以及微處理器的工
2、作原理的研究。完成了一款8位微處理器的設(shè)計(jì)及仿真驗(yàn)證,所設(shè)計(jì)的微處理器在指令上與EM78P153S相兼容,該指令集為精簡(jiǎn)指令集(RISC),包含56條指令,結(jié)構(gòu)上采用哈佛結(jié)構(gòu)。
實(shí)現(xiàn)上主要采用自頂向下的設(shè)計(jì)方法,用硬件描述語言 Verilog HDL完成了所有功能模塊的RTL級(jí)描述,通過 ModelSim SE對(duì)代碼進(jìn)行仿真來驗(yàn)證其功能的正確性,并用Synplify對(duì) RTL級(jí)代碼進(jìn)行綜合。
本文的創(chuàng)新之處是對(duì)數(shù)據(jù)通
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 8位risc微處理器設(shè)計(jì)與仿真
- 32位RISC微處理器模塊設(shè)計(jì).pdf
- 32位RISC微處理器設(shè)計(jì)研究.pdf
- 32位RISC微處理器核的設(shè)計(jì).pdf
- 基于fpga risc 結(jié)構(gòu)8位微處理器的設(shè)計(jì)與仿真
- 32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì).pdf
- 32位嵌入式RISC微處理器設(shè)計(jì).pdf
- 32位risc微處理器設(shè)計(jì)研究博士論文
- 32位RISC嵌入式微處理器設(shè)計(jì)研究.pdf
- 64位RISC微處理器的低功耗設(shè)計(jì)和后端設(shè)計(jì).pdf
- 基于FPGA的32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 16位RISC微處理器在FPGA上的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA RISC 結(jié)構(gòu)8位微處理器的設(shè)計(jì)與仿真論文二稿.docx
- 基于FPGA RISC 結(jié)構(gòu)8位微處理器的設(shè)計(jì)與仿真論文三稿.docx
- 基于RISC的微處理器研究與設(shè)計(jì).pdf
- 基于32位RISC體系結(jié)構(gòu)的微處理器設(shè)計(jì)與研究.pdf
- 基于FPGA RISC 結(jié)構(gòu)8位微處理器的設(shè)計(jì)與仿真論文一稿.docx
- 簡(jiǎn)指令微處理器(RISC)的全流程設(shè)計(jì).pdf
- RISC架構(gòu)PLC微處理器的研究和設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論