16位RISC微處理器在FPGA上的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、FPGA/CPLD(現(xiàn)場可編程門陣列/復(fù)雜可編程邏輯器件)、DSP(數(shù)字信號處理器)和微處理器被稱為未來數(shù)字電路系統(tǒng)的3塊基石。微處理器,特別是嵌入式微處理器的設(shè)計(jì)實(shí)現(xiàn)以其低功耗、高性能的特征發(fā)展迅速。精簡指令集微處理器(RISC CPU)作為嵌入式系統(tǒng)業(yè)已成為SOPC(可編程片上系統(tǒng))研究與開發(fā)的技術(shù)熱點(diǎn)。
  本文用VHDL語言設(shè)計(jì)了一個(gè)基于FPGA的16位精簡指令集微處理器,具體研究工作包括硬件描述語言VHDL及微處理器設(shè)計(jì)

2、理論的學(xué)習(xí),并在此基礎(chǔ)上按照自頂向下的設(shè)計(jì)原則完成了微處理器的系統(tǒng)級設(shè)計(jì)、微處理器各模塊算法級設(shè)計(jì)及RTL級設(shè)計(jì),并對微處理器的RTL級代碼進(jìn)行了軟件仿真及硬件FPGA驗(yàn)證。針對嵌入式微處理器的特點(diǎn),在設(shè)計(jì)中采用了先進(jìn)的哈佛總線結(jié)構(gòu),嵌入了快速的硬件乘法器和除法器,集成了一個(gè)256byte的內(nèi)部數(shù)據(jù)存儲器RAM,用硬布線邏輯方法設(shè)計(jì)快速的控制器,具有較強(qiáng)的中斷和異常處理能力。
  本文的微處理器設(shè)計(jì)實(shí)現(xiàn)了系統(tǒng)級設(shè)計(jì)的所有功能,并且

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論