版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、作為一種嵌入式微控制器,MCU(Micro Controller Unit)在通信、消費電子、計算機、醫(yī)療、儀器儀表等領域得到了廣泛的應用,滲透到人類生活和國民經濟的各個方面。在這些嵌入式應用系統(tǒng)中,基于8051指令系統(tǒng)的8位的MCU由于其低成本、高效能而始終占據(jù)著相當重要的位置。隨著信息技術的飛速發(fā)展,傳統(tǒng)的MCS-51嵌入式微處理器因其尺寸、功耗、速度、可靠性等特性已經難以滿足一些場合的需要,因此微處理器芯片的開發(fā)、升級面臨著新的挑
2、戰(zhàn)。SOPC技術以其成本低、功耗小、集成度高的優(yōu)勢正廣泛地應用于嵌入式系統(tǒng)中,可編程系統(tǒng)級芯片SOPC已成為集成電路發(fā)展的主流。
本論文裁減并完善了與MCS-51系列微處理器指令集完全兼容的8051CPU核,減少了設計面積,又提高了處理速度。按照自頂而下的設計原則,分別設計了算術邏輯單元、中心控制器、定時/計數(shù)器、串行口、RAM和ROM單元。設計采用VHDL語言進行描述,并且用ModelsimSE6.0進行功能和時序驗證,
3、分析了綜合結果,最后將8051CPU核下載到Xilinx公司的FPGA(Field Programmable GateArray)芯片(XC3S500E-4FG320C)上進行物理驗證,結果表明軟核達到預期的效果。
本論文設計完成的8051CPU核在最高時鐘頻率和指令執(zhí)行效率指標上均優(yōu)于傳統(tǒng)的MCS-51內核。由于該核使用VHDL語言描述,可讀性好,易于擴展使用,易于升級,適用于基于IP核復用技術的SOPC設計,因此,比較
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的8051 IP核的設計.pdf
- 基于FPGA的雙核模型機CPU的設計與實現(xiàn).pdf
- 基于FPGA的8051IP核的設計與驗證研究.pdf
- 基于FPGA的CPU核及其虛擬平臺的設計與實現(xiàn).pdf
- 基于FPGA的8051單片機IP核設計及應用.pdf
- 基于FPGA的8051SOC設計.pdf
- 基于FPGA的8051 IP CORE設計.pdf
- 基于FPGA的CPU設計與實現(xiàn).pdf
- 基于FPGA的MIPS_CPU的設計.pdf
- 基于FPGA開放CPU的設計與實現(xiàn).pdf
- 基于fpga的開放式cpu設計的
- 基于FPGA的8位嵌入式CPU設計.pdf
- 基于雙核CPU的運動控制器設計.pdf
- 基于8051IP核SoC平臺的研究與設計.pdf
- 基于FPGA流水線CPU的設計與實現(xiàn).pdf
- 兼容8051的MCU設計與FPGA實現(xiàn).pdf
- 基于FPGA的CPU的IP核設計與實現(xiàn)——針對EDA任務教學模型的實驗系統(tǒng)的建設.pdf
- 基于CPLD-FPGA的IP核設計.pdf
- 基于VHDL語言的8051IP核的設計與驗證研究.pdf
- 基于FPGA的8位增強型CPU設計與驗證.pdf
評論
0/150
提交評論