版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字信號(hào)處理作為混合模擬信號(hào)系統(tǒng)中一種優(yōu)良方法,在數(shù)字通信和醫(yī)療器械中得到了廣泛采用。當(dāng)輸入信號(hào)動(dòng)態(tài)范圍比較大時(shí),系統(tǒng)性能通常被高精度模數(shù)轉(zhuǎn)換器(ADC)所限制。時(shí)間交織ADC(TI-ADC)有效地解決了采樣率的問題,不但能提供高的采樣率還能提供高的采樣精度。但是由于TI-ADC各通道之間存在的失配導(dǎo)致了不需要的頻譜分量的產(chǎn)生,并嚴(yán)重降低了系統(tǒng)的信噪失真比(SNDR)。
通道失配是影響TI-ADC系統(tǒng)轉(zhuǎn)換精度的主要原因,主要包
2、括:增益失配,偏移失配,采樣時(shí)間失配和帶寬失配。本文對(duì)TI-ADC中的存在的主要失配誤差來源進(jìn)行了理論分析,并給出了設(shè)計(jì)制約條件。
跟蹤保持電路(THA)作為ADC系統(tǒng)的關(guān)鍵單元,其線性度好壞直接影響著整個(gè)系統(tǒng)的精度?;?.6GHz采樣速度,8位精度,4通道TI-ADC系統(tǒng)設(shè)計(jì),本文的工作是400MHz采樣速率,8位精度的子通道THA電路的設(shè)計(jì)。考慮到采樣速度和功耗的因素,本文子通道THA電路采用了開環(huán)設(shè)計(jì)。本文在傳統(tǒng)的自舉
3、采樣開關(guān)基礎(chǔ)上,通過降低其寄生電容,提高了柵壓,改善了線性度,F(xiàn)FT仿真結(jié)果顯示,改進(jìn)后的開關(guān)線性度提高了約9.2dB。結(jié)合源級(jí)跟隨器,提出了一種高增益緩沖器結(jié)構(gòu),提高了緩沖器增益和有效帶寬范圍,在輸入信號(hào)擺幅內(nèi),直流增益變化量為0.8121mV。當(dāng)信號(hào)頻率比較高時(shí),為了節(jié)省功耗的最小設(shè)計(jì)帶寬影響了緩沖器的跟蹤特性,本文在THA電路和負(fù)載間引入了負(fù)載開關(guān),在跟蹤周期斷開負(fù)載,從而提高緩沖器的跟蹤帶寬,改善了其對(duì)采樣信號(hào)的跟蹤建立特性,省
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 流水線ADC的采樣保持電路及MDAC電路設(shè)計(jì).pdf
- 采樣保持電路設(shè)計(jì)研究.pdf
- 0.13umcmos流水線型adc采樣保持電路設(shè)計(jì)
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計(jì).pdf
- 高速折疊插值A(chǔ)DC采樣時(shí)間失配誤差校準(zhǔn)電路設(shè)計(jì).pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計(jì).pdf
- 基于流水線ADC采樣保持電路的設(shè)計(jì).pdf
- 折疊內(nèi)插ADC中采樣保持電路的研究與設(shè)計(jì).pdf
- Pipelined ADC中高速采樣保持電路的研究與設(shè)計(jì).pdf
- 用于10位高速ADC的采樣-保持電路的仿真設(shè)計(jì).pdf
- 流水線型ADC中采樣保持電路研究與設(shè)計(jì).pdf
- 高速高精度流水線ADC中采樣保持電路的設(shè)計(jì).pdf
- 流水線ADC的采樣保持電路及MDAC電路的研究.pdf
- 基于流水線ADC的采樣保持電路的研究.pdf
- 采樣保持電路
- 流水線ADC中高精度采樣保持電路及MDAC的設(shè)計(jì).pdf
- 一種可配置的采樣保持電路設(shè)計(jì)與研究.pdf
- 6位2GSps時(shí)間交織ADC設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的高速以及高精度采樣保持電路設(shè)計(jì)
- 基于0.18μmcmos工藝的8位超高速采樣保持電路設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論