版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、模數(shù)轉(zhuǎn)換器(ADC)是銜接現(xiàn)代電子系統(tǒng)中數(shù)字世界和模擬世界的核心器件。流水線ADC由于能夠兼顧精度和速度,是目前高性能ADC的主流結(jié)構(gòu)。隨著高性能流水線ADC的發(fā)展,電路復(fù)雜度不斷增加,系統(tǒng)級(jí)設(shè)計(jì)成為電路設(shè)計(jì)之前必不可少的一個(gè)關(guān)鍵環(huán)節(jié)。如何在系統(tǒng)級(jí)進(jìn)行功耗和噪聲優(yōu)化,確定優(yōu)化的系統(tǒng)級(jí)架構(gòu)及關(guān)鍵參數(shù),如何建立流水線ADC及其非理想因素模型,分析其對(duì)流水線ADC性能的影響,為后續(xù)的電路設(shè)計(jì)提供理論指導(dǎo),是高性能流水線ADC系統(tǒng)級(jí)設(shè)計(jì)的重點(diǎn)所
2、在。
本文首先介紹了流水線ADC整個(gè)系統(tǒng)及其關(guān)鍵模塊(如采樣保持電路、子ADC電路、MDAC電路和數(shù)字延遲校正電路等)的結(jié)構(gòu)類(lèi)型和基本工作原理,確定出本文架構(gòu)設(shè)計(jì)和系統(tǒng)建模所參照的電路結(jié)構(gòu)。其次,通過(guò)非理想因素對(duì)首級(jí)精度的限制,折衷出最為合理的3.5位的首級(jí)精度;以功耗、噪聲容限和系統(tǒng)采樣電容為重要參數(shù),通過(guò)最小比較器數(shù)目算法、級(jí)間采樣電容縮減技術(shù)和不同級(jí)精度比較等方法,優(yōu)化系統(tǒng)性能并確定兩種較優(yōu)架構(gòu)(3.5+2.5×5+3)
3、和(3.5×2+1.5×6+3);在系統(tǒng)級(jí)確定各流水級(jí)的關(guān)鍵參數(shù),如環(huán)路增益、采樣電容和單位增益帶寬等。最后,對(duì)理想16位流水線ADC,以及系統(tǒng)噪聲、時(shí)鐘抖動(dòng)、電容失配、信號(hào)建立過(guò)程、有限開(kāi)環(huán)增益等非理想效應(yīng)進(jìn)行系統(tǒng)級(jí)建模并仿真,對(duì)比兩種不同架構(gòu)的性能,確定較優(yōu)系統(tǒng)架構(gòu);根據(jù)系統(tǒng)級(jí)確定的設(shè)計(jì)指標(biāo),對(duì)16位流水線ADC部分電路模塊進(jìn)行設(shè)計(jì)與仿真。
本文利用Simulink軟件對(duì)最為優(yōu)化的兩種16位流水線ADC架構(gòu)進(jìn)行系統(tǒng)級(jí)建模,
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 流水線ADC的系統(tǒng)建模與架構(gòu)設(shè)計(jì).pdf
- 基于CMOS 12位流水線ADC的設(shè)計(jì).pdf
- 8位16Msps流水線型ADC電路設(shè)計(jì)研究.pdf
- 流水線ADC的行為級(jí)建模與仿真.pdf
- 10位高速CMOS流水線型ADC設(shè)計(jì).pdf
- 12位高速流水線ADC的研究和設(shè)計(jì).pdf
- 10位50MHz流水線ADC的設(shè)計(jì).pdf
- 10位80MSPS流水線ADC的研究與設(shè)計(jì).pdf
- 12位10MHz流水線ADC的研究與設(shè)計(jì).pdf
- 16位100 MS-s無(wú)采保流水線ADC的研究與設(shè)計(jì).pdf
- 10位50MHz流水線ADC的研究與設(shè)計(jì).pdf
- 8位10MS-s流水線ADC的設(shè)計(jì).pdf
- 12位100MSPS流水線型ADC研究與設(shè)計(jì).pdf
- CMOS流水線型ADC研究與設(shè)計(jì).pdf
- 14位流水線ADC中的關(guān)鍵電路設(shè)計(jì).pdf
- 14位流水線ADC中參考電壓源的設(shè)計(jì).pdf
- 流水線ADC的行為級(jí)設(shè)計(jì).pdf
- 8位250MSPS流水線型ADC的研究與設(shè)計(jì).pdf
- 基于流水線ADC的MDAC研究與設(shè)計(jì).pdf
- 高速低電壓流水線ADC設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論