2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩62頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、為了解決傳統(tǒng)二維集成電路在集成規(guī)模、速度和功耗方面遇到的瓶頸,三維集成方案應(yīng)運而生,其中硅通孔(Through Silicon Via,TSV)技術(shù)是三維集成電路中的關(guān)鍵技術(shù),因此得到業(yè)內(nèi)越來越多的關(guān)注和研究。它為芯片互連提供最短的互連距離以及最小的焊盤尺寸和中心距。在三維集成電路中因 TSV互連線密度大以及制作過程復(fù)雜,TSV不可避免地出現(xiàn)與過程相關(guān)的缺陷,從而影響三維芯片間的信號傳輸性能以及長期的可靠性。因此對硅通孔進行信號完整性分

2、析和缺陷故障測試是十分有必要的。本文針對TSV互連結(jié)構(gòu)所做的研究工作概括如下:
  1.在學(xué)習(xí)TSV集成和工藝技術(shù)的基礎(chǔ)上,建立單個TSV結(jié)構(gòu)的三維全波仿真物理模型。深入理解信號完整性理論中的反射理論與S參數(shù)理論,對TSV結(jié)構(gòu)參數(shù)進行S參數(shù)仿真分析,得到各項結(jié)構(gòu)參數(shù)變化對TSV傳輸性能的影響,為TSV結(jié)構(gòu)參數(shù)選取提供參考。
  2.依據(jù)高速電路理論以及參數(shù)提取方法,并考慮高頻情況下的寄生效應(yīng)對 TSV的影響,建立基于硅基板的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論