版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、不斷升級換代的半導(dǎo)體制造工藝,大容量、超寬帶的網(wǎng)絡(luò)信息平臺以及持續(xù)壯大的系統(tǒng)創(chuàng)新設(shè)計(jì)研發(fā)鏈,共同催動(dòng)了現(xiàn)代數(shù)字通信系統(tǒng)的高速化進(jìn)程。當(dāng)I/O信令進(jìn)入Gbps數(shù)量級時(shí),噪聲免疫力和時(shí)鐘錯(cuò)位的嚴(yán)格要求迫使系統(tǒng)采用具有時(shí)鐘和數(shù)據(jù)恢復(fù)功能的差分信令技術(shù)。與單端信號傳輸相比,差分信號具有優(yōu)良的抗噪性能、對返回路徑的不敏感性以及電磁干擾(EMI)對消特性。然而實(shí)際電路中,線長差異、刻蝕變化、臨近效應(yīng)、走線彎曲等因素會(huì)不可避免地造成差分線的不對稱,從
2、而產(chǎn)生共模噪聲。共模噪聲會(huì)使高速電路系統(tǒng)出現(xiàn)信號完整性、電源完整性和電磁干擾問題,因此需要設(shè)計(jì)寬帶的共模噪聲濾波器來抑制共模噪聲,并且還要保證良好的差分信號傳輸。
本文針對高速差分電路中產(chǎn)生共模噪聲,研究并設(shè)計(jì)了三種共模噪聲濾波器結(jié)構(gòu)。第一,在研究缺陷地結(jié)構(gòu)(DGS)的基礎(chǔ)上,引入開路枝節(jié)線用以改善差分信號的傳輸特性而且增大共模抑制深度。為了進(jìn)一步減小濾波器的體積,引入了梳狀慢波結(jié)構(gòu)使濾波器小型化。第二,在研究四分之一波長諧振
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速互連設(shè)計(jì)中噪聲的抑制研究.pdf
- 高速集成電路中互連線與via結(jié)構(gòu)的參數(shù)提取.pdf
- 片上抑制串?dāng)_差分互連結(jié)構(gòu)設(shè)計(jì)與分析.pdf
- 高速集成電路互連線電特性分析.pdf
- 高速集成電路中互連線的時(shí)延分析.pdf
- 高速集成電路片內(nèi)互連線的參數(shù)提取.pdf
- 高速集成電路互連的時(shí)域有限差分方法研究與性能優(yōu)化.pdf
- PCB板級共模噪聲抑制方法研究.pdf
- 高速PCB內(nèi)互連線的電磁響應(yīng)分析.pdf
- 高性能低功耗VLSI結(jié)構(gòu)和互連線研究.pdf
- 高速集成電路中互連線的串?dāng)_峰值估計(jì)研究.pdf
- 高速電路中互連線信號響應(yīng)的Laguerre FDTD分析方法.pdf
- 金屬互連線的可靠性研究.pdf
- VLSI鋁互連線的微區(qū)應(yīng)力與微結(jié)構(gòu)的研究.pdf
- 原子干涉型重力儀的共模噪聲抑制研究.pdf
- FPGA芯片互連線測試.pdf
- 考慮工藝波動(dòng)的互連線模型研究.pdf
- 金屬互連電遷移噪聲分形表征參量研究.pdf
- 高速數(shù)字PCB板互連噪聲建模與仿真研究.pdf
- 高速集成電路中互連線信號響應(yīng)與功耗的分析優(yōu)化.pdf
評論
0/150
提交評論