版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、智能功率模塊(Intelligent Power Module,IPM)將邏輯控制電路、高壓功率器件、保護電路和輸出電路集成在同一塊芯片中,使得整個系統(tǒng)具備集成度更高、更加可靠以及成本更低等優(yōu)點,它已經(jīng)廣泛應(yīng)用在空調(diào)、電機和冰箱等中小型功率領(lǐng)域。其中絕緣體上硅橫向絕緣柵雙極型晶體管(Silicon OnInsulator-Lateral Insulated Gate Bipolar Transistor, SOI-IGBT)器件具有泄露
2、電流小、絕緣性好、寄生電容小等優(yōu)點,成為智能功率模塊中重要的一種功率器件。
本文對國內(nèi)外現(xiàn)有的減小關(guān)斷時間、提高短路能力的技術(shù)進行了調(diào)研和理論總結(jié),并對傳統(tǒng)U溝道厚膜SOI-LIGBT器件的短路特性和開關(guān)特性進行測試和仿真分析,發(fā)現(xiàn)導(dǎo)致傳統(tǒng)U溝道器件短路能力弱、關(guān)斷時間長的根本原因,結(jié)合上述調(diào)研和仿真分析,本文采用了新型溝槽隔離陽極短路結(jié)構(gòu)的U溝道厚膜SOI-LIGBT器件。在減小關(guān)斷時間方面,新型U溝道器件采用了隔離溝槽和陽
3、極短路結(jié)構(gòu),為器件在關(guān)斷狀態(tài)時提供了一條載流子的排空路徑,有效減小了拖尾電流階段的時間,降低了關(guān)斷時間。在提升短路能力方面,通過調(diào)節(jié)新型U型溝道的溝道角度α,消除了額外熱點,提高器件的短路能力。最后,對器件的版圖進行設(shè)計,并對流片后的wafer進行測試。
流片測試結(jié)果表明:新型器件在其他參數(shù)沒有退化的前提下,關(guān)斷時間從486ns減小為196ns;在25℃條件下,短路時間達到了13.4μs(Vge=5V,Vce=300V),滿足
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 550V厚膜SOI-LIGBT器件可靠性研究.pdf
- 智能功率模塊用550V厚膜SOI-LIGBT短路特性的研究與優(yōu)化.pdf
- 550V高壓SOi-LIGBT器件ESD響應(yīng)特性及模型研究.pdf
- 550V厚膜SOI-LIGBT熱載流子退化機理及壽命模型研究.pdf
- 高壓厚膜SOI-LIGBT器件優(yōu)化設(shè)計.pdf
- 200V SOI-LIGBT器件ESD響應(yīng)特性與行為模型研究.pdf
- 200V SOI-LIGBT器件的SPICE模型研究與應(yīng)用.pdf
- 單芯片集成IPM中600V SOI-LIGBT器件的優(yōu)化設(shè)計.pdf
- 功率SOI-LIGBT器件可靠性機理研究.pdf
- 200V SOI-LIGBT SPICE宏模型的研究.pdf
- 200V功率SOI-LIGBT器件熱載流子退化機理及壽命模型研究.pdf
- 智能功率驅(qū)動芯片用SOI-LIGBT關(guān)斷特性的研究與優(yōu)化.pdf
- 功率SOI-LIGBT器件瞬態(tài)電沖擊可靠性研究.pdf
- 高壓應(yīng)力下功率SOI-LIGBT器件性能參數(shù)退化研究.pdf
- PDP掃描驅(qū)動芯片用橫向高壓SOI-LIGBT優(yōu)化設(shè)計.pdf
- 抗ESD SOI LIGBT器件的研究.pdf
- SOI LIGBT的優(yōu)化設(shè)計方法研究.pdf
- 基于厚膜SOI平臺的FRD優(yōu)化設(shè)計.pdf
- 應(yīng)變SiGe溝道SOI CMOS的特性研究.pdf
- SOI LIGBT負阻效應(yīng)研究.pdf
評論
0/150
提交評論