2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩1頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、817《信號系統(tǒng)與數(shù)字電路》(數(shù)字電路)復(fù)習(xí)大綱一、考試的基本要求一、考試的基本要求掌握數(shù)字電子技術(shù)課程的基本理論、基本知識和基本分析問題的方法。了解數(shù)字電子技術(shù)的新發(fā)展,新技術(shù)。正確掌握數(shù)字電子技術(shù)的課程內(nèi)容,能夠分析數(shù)字電子電路及其簡單系統(tǒng),具有較強的運用數(shù)字集成電路的能力二、考試方式和考試時間二、考試方式和考試時間閉卷考試,共75分,考試時間90分鐘。三、參考書目(僅供參考)三、參考書目(僅供參考)《電子技術(shù)基礎(chǔ)(數(shù)字部分)》第六

2、版,康華光,高等教育出版社,2014年四、試題類型:四、試題類型:主要包括簡答題、分析題、設(shè)計題等類型,并根據(jù)每年的考試要求做相應(yīng)調(diào)整。五、考試內(nèi)容及要求五、考試內(nèi)容及要求第1部分部分邏輯代數(shù)掌握數(shù)字信號的特點、雙值邏輯系統(tǒng)的概念。數(shù)字電路描述的數(shù)學(xué)工具——邏輯代數(shù)的運算定理和規(guī)則,以及邏輯函數(shù)的化簡和變換等內(nèi)容。第2部分部分集成邏輯門電路熟悉TTL和CMOS兩大類型的邏輯門的工作原理、特性曲線和參數(shù)指標(biāo),掌握常用的幾個系列邏輯門,以及

3、集電極開路門和三態(tài)門。第3部分部分組合數(shù)字電路掌握掌握組合數(shù)字電路的分析和設(shè)計方法,掌握譯碼器、編碼器、數(shù)據(jù)選擇器、比較器等常用組合數(shù)字電路的工作原理及其應(yīng)用。第4部分部分集成觸發(fā)器掌握掌握基本RS觸發(fā)器和時鐘觸發(fā)器的電路構(gòu)成、工作原理、參數(shù)和特性,以及幾種觸發(fā)器邏輯功能的描述方法。熟悉單穩(wěn)態(tài)觸發(fā)器的電路構(gòu)成、工作原理、特性和典型應(yīng)用。掌握555定時器的構(gòu)成和工作原理,以及由555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器、多諧振蕩器、施密特觸發(fā)器和壓控

4、振蕩器的工作原理和典型應(yīng)用。第5部分部分時序數(shù)字電路掌握時序數(shù)字電路的分析及設(shè)計。掌握典型的時序數(shù)字電路數(shù)碼寄存器、移位寄存器、各種同步計數(shù)器的工作原理及其相應(yīng)的中規(guī)模集成電路和典型應(yīng)用。了解異步時序電路的分析和設(shè)計第6部分部分大規(guī)模集成電路掌握掌握半導(dǎo)體存儲器的基本功能、分類,熟悉典型的半導(dǎo)體存儲器的的基本結(jié)構(gòu)、工作原理和應(yīng)用。可編程邏輯器件的概念、基本工作原理,通用陣列邏輯和在系統(tǒng)可編程邏輯器件的基本結(jié)構(gòu)和簡單的使用方法。第7部分部

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論