版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、列車通信網(wǎng)TCN是面向控制的連接鐵路列車車載可編程電子設(shè)備的分布式數(shù)據(jù)通信局域網(wǎng),它是控制、計(jì)算機(jī)、通信技術(shù)等學(xué)科的交叉與集成,也是未來(lái)列車的發(fā)展方向。
本文深入研究了WTB協(xié)議,第二章介紹了TCN網(wǎng)關(guān)的網(wǎng)絡(luò)原理;第三章詳細(xì)研究了WTB協(xié)議的通訊原理;第四章提出了基于FPGA的WTB模塊的層次結(jié)構(gòu),進(jìn)行了總體模塊設(shè)計(jì),系統(tǒng)時(shí)鐘設(shè)計(jì),介紹了開(kāi)發(fā)器件和平臺(tái),第五章詳細(xì)論述了WTB各功能單元的設(shè)計(jì)思路及技術(shù)難點(diǎn)的攻關(guān)實(shí)現(xiàn);第六章
2、給出系統(tǒng)測(cè)試方案,分析測(cè)試結(jié)果,給出設(shè)計(jì)結(jié)論。
本課題采用了自頂向下的設(shè)計(jì)思想,首先對(duì)系統(tǒng)功能進(jìn)行了詳細(xì)分析,采用Altera公司Cyclone芯片及QusrtusⅡ設(shè)計(jì)工具來(lái)完成WTB核心控制芯片 設(shè)計(jì),然后對(duì)WTB控制功能進(jìn)行了模塊劃分,對(duì)各模塊的系統(tǒng)時(shí)鐘做了詳細(xì)設(shè)計(jì),從而保證系統(tǒng)的健壯性。
在模塊設(shè)計(jì)中,報(bào)文定時(shí)模塊采用了噪聲窗的設(shè)計(jì)來(lái)區(qū)分噪聲;冗余控制模塊實(shí)現(xiàn)了鏈路層線路透明切換;共享存儲(chǔ)器控制提出了
3、寫(xiě)FPGA內(nèi)部FIFO的方式來(lái)完成,從而有效提高了傳輸效率,數(shù)據(jù)一致性好,成本低。
系統(tǒng)采用Modelsim進(jìn)行功能仿真,QusrtusⅡ完成時(shí)序仿真驗(yàn)證,搭建多板聯(lián)調(diào)平臺(tái),模擬TCN網(wǎng)絡(luò)實(shí)際通信情況,用邏輯分析儀做板級(jí)測(cè)試驗(yàn)證,測(cè)試覆蓋整個(gè)協(xié)議規(guī)范,從而驗(yàn)證了設(shè)計(jì)的正確性。
列車現(xiàn)代化發(fā)展對(duì)可靠性、安全性、通訊實(shí)時(shí)性的要求使WTB有著廣泛的應(yīng)用前景。本設(shè)計(jì)為我國(guó)實(shí)現(xiàn)TCN,WTB的自主研發(fā)打開(kāi)了一個(gè)突破口,
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 絞線式列車總線的研究.pdf
- WTB列車總線網(wǎng)的研究和實(shí)現(xiàn).pdf
- 基于CPCI總線的WTB通信板設(shè)計(jì)與實(shí)現(xiàn).pdf
- WTB總線節(jié)點(diǎn)鏈路層設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線實(shí)現(xiàn).pdf
- 基于FPGA的SPI與ⅡC總線通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CAN總線的圖像壓縮系統(tǒng)FPGA的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的ARINC429總線接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CAN總線的列車監(jiān)控設(shè)備測(cè)試系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的串行總線的研究與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線從接口IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的1553B總線與CAN總線數(shù)據(jù)轉(zhuǎn)換器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 串行現(xiàn)場(chǎng)總線協(xié)議的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的CAN總線與以太網(wǎng)的網(wǎng)關(guān)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA結(jié)構(gòu)高速PCIe總線傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的串行現(xiàn)場(chǎng)總線的研究與設(shè)計(jì).pdf
- 基于FPGA的串行總線解碼與觸發(fā)技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于AMBA總線的嵌入式TFT-LCD顯示系統(tǒng)的設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA嵌入式硬核的PCI Express總線接口設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論