2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩52頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、第四講 ASIC的版圖設(shè)計方法,韓 雁2013年3月,2024/3/10,浙大微電子,集成電路實現(xiàn)方法,可歸納為兩大類:版圖設(shè)計法(本講介紹) 全定制設(shè)計法(模擬IC)標(biāo)準(zhǔn)單元設(shè)計法(數(shù)字IC)現(xiàn)場可編程器件法(第七講介紹)ROM、PROM、EPROM、EEPROM系列PAL、GAL系列CPLD、FPGA系列,版圖的基本要素,2/52,2024/3/10,浙大微電子,一、全定制版圖設(shè)計方法Full-Custom

2、Design Approach,以人工設(shè)計為主計算機(jī)作為繪圖與規(guī)則檢查工具起輔助作用元器件, 最佳尺寸(性能、驅(qū)動力、面積) 拓?fù)浣Y(jié)構(gòu), 要有最合理的布局(面積) 連線, 要尋找到最短路徑(延時) 全定制設(shè)計IC的特點(diǎn)設(shè)計成本高(人工慢、貴、上市時間長)制造成本低(面積小,更多的產(chǎn)出)性能好(連線短,延時?。?3/52,2024/3/10,浙大微電子,全定制版圖適應(yīng)對象,產(chǎn)量浩大的通用集成電路從成本與性能考慮模擬集成

3、電路、高壓及功率集成電路器件多樣、電路形式無規(guī)則(相對于數(shù)字電路而言)數(shù)字電路中最底層的基本單元(如標(biāo)準(zhǔn)邏輯單元、I/O單元) 滿足性能最佳、面積最小的要求簡單、規(guī)模較小而又有一定批量的專用電路 在設(shè)計者力所能及的情況下做到最優(yōu) ( 時間與正確性把握的折中),4/52,最基本的CMOS IC制作工藝流程,1、P阱 (或N阱)2、有源區(qū) (制作MOS晶體管的區(qū)域)3、N-場注入 ( 調(diào)整P型MOS管場區(qū)的雜質(zhì)濃度,減小寄生效

4、應(yīng) )4、P-場注入 ( 調(diào)整N型MOS管場區(qū)的雜質(zhì)濃度,減小寄生效應(yīng) )5、多晶硅柵 ( MOS管的柵極或稱門極 )6、N+注入 ( 形成N型MOS管的源漏區(qū) )7、P+注入 ( 形成P型MOS管的源漏區(qū) )8、引線孔 ( 金屬鋁與硅片的接觸孔 )9、一鋁 ( 第一層金屬連線 )10、通孔 ( 兩層金屬鋁線之間的接觸孔 )11、二鋁 ( 第二層金屬連線 )12、壓焊塊 ( 輸入、輸出引線壓焊盤 ),2024/3/10

5、,浙大微電子,5/52,2024/3/10,浙大微電子,版圖全貌 ZDLX-1H,,6/52,2024/3/10,浙大微電子,N 阱(TB) ZDLX-1H,7/52,2024/3/10,浙大微電子,有源區(qū)(TO) ZDLX-1H,8/52,2024/3/10,浙大微電子,多晶硅柵(GT)

6、 ZDLX-1H,9/52,2024/3/10,浙大微電子,P+源漏區(qū)(SP) ZDLX-1H,,10/52,2024/3/10,浙大微電子,N+源漏區(qū)(SN) ZDLX-1H,取P+源漏區(qū)的反版,11/52,2024/3/10,浙大微電子,金屬1(A1) ZDLX-1H,12/52,2024/

7、3/10,浙大微電子,金屬2(A2) ZDLX-1H,13/52,2024/3/10,浙大微電子,金屬3(A3) ZDLX-1H,14/52,2024/3/10,浙大微電子,PAD壓焊塊(CP) ZDLX-1H,15/52,問題,少了哪幾塊版圖?為什么少了?,2024/3/10,浙大微電子,16/52,2024

8、/3/10,浙大微電子,PDK中的PCELL,PMOS,NMOS,電阻,PNP,電容,電感,17/52,2024/3/10,浙大微電子,64路PDP顯示掃描高壓驅(qū)動芯片博士生洪慧(2002.9-2007.9),18/52,2024/3/10,浙大微電子,18 bit 音頻 ADC 版圖 博士生馬紹宇(2003.9-2008.10),19/52,2024/3/10,浙大微電子,18 b

9、it 音頻 DAC 版圖博士生黃小偉(2003.9-2009.3),20/52,2024/3/10,浙大微電子,2.4 GHz PLL(鎖相環(huán))版圖博士生周海峰(2004.9-2010.1),21/52,2024/3/10,浙大微電子,700V高壓PWM芯片( 3um BCD)碩士生梁劍(1998.9-2001.3),22/52,2024/3/10,浙大微電子,鋰離子電池保護(hù)器(0.6 um CMOS),23/52,2024/3/

10、10,浙大微電子,光電圖像傳感器(0.6um CMOS)碩士生周鑫(2001.9-2004.3),24/52,2024/3/10,浙大微電子,漏電保護(hù)器ASIC芯片(0.5um)碩士生付文、范鎮(zhèn)淇(2006-2011),,,,25/52,2024/3/10,浙大微電子,優(yōu)化設(shè)計(2.2 → 0.72 mm2),,工藝改進(jìn)(0.6um – 0.5um)管子寬長比的優(yōu)化(最小尺寸)算法的優(yōu)化(計數(shù)器的復(fù)用)邏輯單元的優(yōu)化(DFF

11、從22只管子 → 16只管子),1.8mm,1.2mm,0.9mm,0.8mm,增加了四項功能1、有無延時可選2、延時類型可選3、ESD保護(hù)4、抗空間輻照(EMC),26/52,2024/3/10,浙大微電子,“浙大綠芯1號” ZDLX-1H 節(jié)能芯片碩士生彭成(2008.9-2011.3),0.73mm*0.62mm,面積為0.453mm2,27/52,2024/3/10,浙大微電子,應(yīng)用電路的設(shè)計,,,整流電路降壓電路

12、濾波電路穩(wěn)壓電路,,28/52,2024/3/10,浙大微電子,EMC試驗、壽命試驗、高低溫、噪聲,EMI (10KHz 以上時)EMS浪涌(雷電)(2KV, 4KV)快變脈沖群(振鈴)空間輻照(輻射)(100MHz – 1GHz)靜電ESD(接觸式、非接觸式,4KV, 8KV)壽命實驗(10萬次以上)高低溫實驗(-40°C – 85°C)噪聲實驗(25dB以下),29/52,2024/3/10,浙

13、大微電子,高壓熒光燈驅(qū)動電路(650V)碩士生劉劍(2001.9-2004.3),30/52,2024/3/10,浙大微電子,電子鎮(zhèn)流器驅(qū)動電路(600V)碩士生姚云龍(2000.9-2003.3),31/52,2024/3/10,浙大微電子,功率因數(shù)調(diào)整器(Bipolar)碩士生詹樺(2000.9-2003.3),32/52,2024/3/10,浙大微電子,電子鐘電路(鋁柵工藝),33/52,2024/3/10,浙大微電子,通信

14、鏈路保護(hù)芯片(雙向SCR)碩士生王澤(2003.9-2006.3),34/52,2024/3/10,浙大微電子,65nm 高精度ΣΔDAC直博生王昊(2010.9- ),,35/52,2024/3/10,浙大微電子,65nm 高精度ΣΔADC碩士生梁國(2009.9-2012 .3),,,,RAM(256*24),ROM(128*24),36/52,2024/3/10,浙大微電子,65nm 2.4GHz,6GHz 小數(shù)分頻 P

15、LL碩士生梁筱、楊偉偉(2009.9-2012.3),,37/52,2024/3/10,浙大微電子,MPWMulti-Purpose Wafer,38/52,2024/3/10,浙大微電子,二、半定制設(shè)計方法(標(biāo)準(zhǔn)單元法)Semi-Custom Design Approach,標(biāo)準(zhǔn)單元法也叫庫單元法,用在數(shù)字IC設(shè)計中。先將IC設(shè)計中可能會遇到的所有基本邏輯單元(包括I/O單元)的版圖用全定制的方法設(shè)計好后存入庫中 按照最佳設(shè)

16、計原則(速度、面積) 遵照一定的外形尺寸約束實際設(shè)計ASIC時 從單元庫中調(diào)出所要的單元版圖 按照一定的拼接規(guī)則拼接 留出平行且寬度可調(diào)的布線通道(水平與垂直走線分層),39/52,2024/3/10,浙大微電子,標(biāo)準(zhǔn)單元法中“等高不等寬”原則,基本邏輯單元的邏輯功能和驅(qū)動能力不同, 其版圖面積也不同單元版圖設(shè)計必須滿足一個約束條件在某一個方向上它們的尺寸必須是完全一致的: 寬度可以不一, 但高度卻必須完全相等

17、 這就是所謂的“等高不等寬”原則這一原則是標(biāo)準(zhǔn)單元設(shè)計法得以實施的根本保證既保證了器件的多元化,又保證了走線通道的規(guī)則化,40/52,2024/3/10,浙大微電子,標(biāo)準(zhǔn)單元版圖布局,,PAD,Channel,Cell,41/52,2024/3/10,浙大微電子,帶內(nèi)波紋抽取/插值濾波器(0.18um)碩士生陳磊、蔡友(2005.9-2007.7),1P6M,42/52,2024/3/10,浙大微電子,標(biāo)準(zhǔn)單元法的特點(diǎn),布

18、線通道當(dāng)兩排元件之間的連線較少時, 布線通道就窄些, 以減少面積浪費(fèi); 當(dāng)兩排元件之間的連線較多時, 布線通道就寬些, 以保證布通率I/O壓焊塊四周I/O壓焊塊的個數(shù)可根據(jù)實際需要安置面積或受CORE限制,或受I/O個數(shù)限制邏輯單元同一種功能的邏輯門,可有不同的版圖尺寸(寬度),用戶可根據(jù)對驅(qū)動能力的不同需求調(diào)用不同寬度的單元,43/52,2024/3/10,浙大微電子,標(biāo)準(zhǔn)單元法中的單元庫和庫單元,標(biāo)準(zhǔn)單元法中一個很重要

19、的工作是建 庫, 繁復(fù)的建庫工作需要大量人力和時間的投入每一種邏輯功能需要相應(yīng)的庫單元與之對應(yīng), 但同一種邏輯的單元也會因為驅(qū)動能力的不同而有不同的型號和不同的版圖面積單元庫中的每個庫單元都有三種描述形式:單元的邏輯符號(以L表征)單元的拓?fù)浒鎴D(以O(shè)表征)單元的掩膜版圖(以A表征),44/52,2024/3/10,浙大微電子,邏輯“非門” (倒相器)的邏輯符號、拓?fù)浒鎴D、掩膜版圖,45/52,2

20、024/3/10,浙大微電子,庫單元三種描述方式的意義,單元的邏輯符號用以建立邏輯圖 單元的拓?fù)浒鎴D描述單元版圖的外形尺寸、輸入/輸出的位置為使單元之間的連線都處于布線通道之內(nèi), 單元本身的PIN口必須處于單元的上下兩排,從上、下都可鏈接單元的掩膜版圖才是最終的有效制版信息注意每種單元的三種描述之間名稱要一一對應(yīng),46/52,2024/3/10,浙大微電子,標(biāo)準(zhǔn)單元法設(shè)計ASIC,采用標(biāo)準(zhǔn)單元設(shè)計IC時, 只需調(diào)用各單元的拓?fù)浒?/p>

21、圖即可 拓?fù)浒鎴D的簡單外形大大壓縮了數(shù)據(jù)的處理量 有助于設(shè)計者的直觀檢查經(jīng)過自動布局布線處理后, 再進(jìn)行一次數(shù)據(jù)轉(zhuǎn)換, 將所有單元、I/O的拓?fù)浒鎴D轉(zhuǎn)換成掩膜版圖, 得到最終可供制版的掩膜數(shù)據(jù)(GDS-II)所有的庫單元在入庫時都必須進(jìn)行嚴(yán)格的設(shè)計規(guī)則檢查和電連接性檢查, 確保其萬無一失的正確性和可靠性。,47/52,2024/3/10,浙大微電子,庫單元設(shè)計中需要注意的地方,單元最上端布以貫穿整個單元的鋁線, 作為電源線

22、VDD, 單元最下端布以貫穿整個單元的鋁線, 作為地線VSS, 這樣在單元拼接時, 電源線和地線就可以分別直接相連2. 每個輸入/輸出端(PIN)在單元的上下兩個方向都能引入或引出, 以利通道布線,,左:三輸入或非門中:Filler右:兩級倒相器,左:三輸入或非門中:Filler右:兩級倒相器,48/52,2024/3/10,浙大微電子,數(shù)字電路與模擬電路混合設(shè)計,,49/52,2024/3/

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論