版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、國(guó)內(nèi)圖書分類號(hào):TN47學(xué)校代碼:10213國(guó)際圖書分類號(hào):621.3.049密級(jí):公開碩士學(xué)位論文碩士學(xué)位論文(工程碩士)(工程碩士)基于USB2.0收發(fā)器時(shí)鐘系統(tǒng)的高速鎖相環(huán)設(shè)計(jì)碩士研究生:崔迪導(dǎo)師:譚曉昀教授申請(qǐng)學(xué)位:工程碩士工程領(lǐng)域:集成電路工程所在單位:國(guó)際商業(yè)機(jī)器(中國(guó))有限公司答辯日期:2009年12月授予學(xué)位單位:哈爾濱工業(yè)大學(xué)哈爾濱工業(yè)大學(xué)工程碩士學(xué)位論文I摘要本文設(shè)計(jì)的鎖相環(huán)路是基于相位控制技術(shù)的時(shí)鐘恢復(fù)系統(tǒng)。目的是
2、采用鎖相環(huán)(PLL)和延遲鎖相環(huán)(DLL)實(shí)現(xiàn)USB2.0收發(fā)器宏單元(UTM)的時(shí)鐘恢復(fù)模塊。其中PLL環(huán)路構(gòu)成的時(shí)鐘發(fā)生器將外部晶振的12MHz正弦信號(hào)生成本地需要的480MHz時(shí)鐘信號(hào),DLL依據(jù)本地時(shí)鐘信號(hào)對(duì)外部數(shù)據(jù)信號(hào)進(jìn)行時(shí)鐘恢復(fù)。文中簡(jiǎn)單介紹了鎖相技術(shù)的歷史、發(fā)展及現(xiàn)狀等,并對(duì)鎖相環(huán)的原理和各種特性進(jìn)行了詳細(xì)的介紹,主要包括鎖相環(huán)基本結(jié)構(gòu)、時(shí)域和頻域特性、電荷泵鎖相環(huán)、鎖相環(huán)噪聲及頻率合成等方面。在此基礎(chǔ)上介紹了USB2.0
3、(通用串行總線)收發(fā)器時(shí)鐘系統(tǒng)中的鎖相環(huán)路部分的具體設(shè)計(jì)過(guò)程及設(shè)計(jì)結(jié)果。本文設(shè)計(jì)的PLL環(huán)路有低功耗、低噪聲的特點(diǎn)。環(huán)路中的壓控振蕩器從結(jié)構(gòu)上考慮其抗噪能力,設(shè)計(jì)結(jié)果表明在偏離中心頻率1MHz處相位噪聲為120dBcHz,電源電壓有100MHz0.1V噪聲時(shí)仍然達(dá)到100dBcHz。本文設(shè)計(jì)的用于時(shí)鐘恢復(fù)的DLL環(huán)路具有鎖定速度快,帶寬可調(diào)節(jié)的特點(diǎn)。設(shè)計(jì)采用2.5V,0.25μmFirstSiliconCMOS工藝來(lái)實(shí)現(xiàn),完成了電路圖的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于usb2.0的電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)
- usb2.0收發(fā)器接口芯片設(shè)計(jì)
- usb2.0收發(fā)器高速模擬前端的電路設(shè)計(jì)
- usb2.0收發(fā)器時(shí)鐘發(fā)生pll及數(shù)據(jù)恢復(fù)dll設(shè)計(jì)
- 基于soc應(yīng)用的usb2.0收發(fā)器ip設(shè)計(jì)
- 應(yīng)用于usb2.0時(shí)鐘數(shù)據(jù)恢復(fù)的鎖相環(huán)設(shè)計(jì)
- usb2.0收發(fā)器邏輯電路的asic設(shè)計(jì)
- 用于usb2.0中480mhz鎖相環(huán)的設(shè)計(jì)
- 鎖相環(huán)高速時(shí)鐘產(chǎn)生器的設(shè)計(jì).pdf
- 基于時(shí)鐘恢復(fù)系統(tǒng)的鎖相環(huán)設(shè)計(jì).pdf
- usb2.0收發(fā)器物理層芯片電路設(shè)計(jì)
- 一種用于無(wú)線局域網(wǎng)收發(fā)器的時(shí)鐘鎖相環(huán)頻率合成器設(shè)計(jì).pdf
- 基于usb2.0的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 基于usb2.0的高速圖像采集系統(tǒng)設(shè)計(jì)
- 基于usb2.0的高速數(shù)據(jù)采集系統(tǒng)
- 基于usb2.0的高速utmi模塊設(shè)計(jì)
- 用于usb2.0中高穩(wěn)定性480mhz鎖相環(huán)的分析與設(shè)計(jì)
- 用于高速ADC時(shí)鐘系統(tǒng)的高性能鎖相環(huán)研究.pdf
- 基于延遲鎖相環(huán)的時(shí)鐘發(fā)生器設(shè)計(jì).pdf
- 基于延遲鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論