已閱讀1頁,還剩51頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、近年來,無線通訊技術及其應用得到了非常迅速的發(fā)展。為了實現(xiàn)低功耗,低成本,在CMOS工藝上集成射頻前端電路和數(shù)字處理器的設計方法越來越受重視。這種設計方法帶來的設計挑戰(zhàn)之一就是數(shù)字電路模塊產(chǎn)生的襯底噪聲通過公共的襯底會非常嚴重地影響敏感的射頻電路的性能。在大多數(shù)射頻應用中,壓控振蕩器是一個非常敏感的模塊。耦合進入壓控振蕩器的襯底噪聲會對振蕩器的頻率和幅度進行調制。調制的結果會在振蕩器的輸出頻率兩側產(chǎn)生雜散,嚴重影響壓控振蕩器的相位噪聲性
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 襯底電阻對CMOS電路的影響分析.pdf
- 基于CMOS工藝低相位噪聲LC VCO優(yōu)化設計.pdf
- 無線應用的CMOS RFIC接收模塊研究.pdf
- 深亞微米CMOS混合信號電路襯底耦合噪聲模型.pdf
- CMOS射頻LC-VCO的AM-PM相位噪聲抑制技術研究.pdf
- 射頻集成(RFIC)壓控振蕩器(VCO)的研究與設計.pdf
- 寬帶CMOS鎖相環(huán)中的VCO設計.pdf
- 硅襯底RFIC螺旋電感及變壓器研究.pdf
- S波段低噪聲VCO的研究.pdf
- 現(xiàn)代CMOS電路的噪聲問題及其抗噪聲優(yōu)化設計.pdf
- 噪聲對憶阻器性能的影響.pdf
- CMOS RF螺旋電感和VCO的設計與優(yōu)化.pdf
- 襯底處理對MOCVD外延生長GaN薄膜性能的影響.pdf
- SiGe RFIC寬帶低噪聲放大器的研究.pdf
- 壘結構對硅襯底GaN基綠光LED性能的影響.pdf
- 模擬數(shù)字轉換器中襯底耦合噪聲的分析.pdf
- 空間輻射對CMOS像感器性能影響的研究.pdf
- APMP漿料性能分析及其對紙張性能的影響.pdf
- 寬帶PLL中低相位噪聲VCO的優(yōu)化設計.pdf
- 基于襯底驅動的CMOS帶隙基準電壓源的分析與設計.pdf
評論
0/150
提交評論