2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著通信和電子技術(shù)的發(fā)展,數(shù)字信號處理技術(shù)廣泛的應(yīng)用于多媒體、語音、圖像處理、通信等多個領(lǐng)域。傅立葉變換(DFT)算法是數(shù)字信號處理的關(guān)鍵算法之一。當(dāng)N很大的時候,快速傅立葉變化(FFT)可以極大的減少DFT的運(yùn)算量,因此對FFT算法及其實現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實意義。FFT的實現(xiàn)方法分軟件實現(xiàn)和硬件實現(xiàn)兩類,高速實時FFT的實現(xiàn)以硬件實現(xiàn)方法為主,具體又分為ASIC方法、FPGA方法、DSP方法和通用處理機(jī)方法(GPP)等。從

2、處理速度、芯片面積和功耗等幾方面考慮,ASIC方法性能最好,F(xiàn)PGA方法次之。 本文分析比較了基-2和基-4FFT算法的特點,在低功耗、速度和面積各方面做了綜合考慮,選擇基-4FFT作為實現(xiàn)硬件的算法。以16點FFT處理器的硬件設(shè)計為切入點,采用了基-4按時間抽取FFT算法,完成了16點,32bit位長,定點數(shù)FFT的設(shè)計。核心部分的碟形處理單元采用32位Booth算法乘法器,并使用三級流水線及四路并行數(shù)據(jù)處理。 本設(shè)計

3、中的FFT處理器系統(tǒng)主要包括:FFT碟形處理器、碟形處理器輸入輸出寄存器、數(shù)據(jù)存儲器(RAM和ROM)、地址產(chǎn)生器、控制器。FFT控制器使用FSM(有限狀態(tài)機(jī))實現(xiàn),整個FFT系統(tǒng)在控制器的作用下協(xié)調(diào)工作的,控制器分別控制系統(tǒng)的運(yùn)算器部分和I/O緩存部分并行進(jìn)行運(yùn)算和數(shù)據(jù)輸入輸出工作。 本文對FFT系統(tǒng)做了深入的研究,對系統(tǒng)劃分的各個模塊使用VerilogHDL進(jìn)行編碼設(shè)計,并使用仿真工具M(jìn)odelsim對各個模塊的代碼進(jìn)行功能

4、驗證,對整個系統(tǒng)整合后的代碼也進(jìn)行了功能驗證。結(jié)果表明整個系統(tǒng)能夠在控制器的控制下,數(shù)據(jù)計算和數(shù)據(jù)通信操作協(xié)調(diào)一致,數(shù)據(jù)處理的結(jié)果和MATLAB的運(yùn)算結(jié)果進(jìn)行了比較,精度符合要求。系統(tǒng)功能驗證正確后,對其中的關(guān)鍵運(yùn)算模塊采用Synopsys DC進(jìn)行邏輯綜合。 論文的主要T作集中在FFT數(shù)字處理芯片的前端設(shè)計上,整個設(shè)計在低功耗、速度和面積各方面做了綜合考慮,代碼具有良好的可綜合性。論文為今后擴(kuò)展大點數(shù)、低功耗、高性能FFT處理

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論