2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩59頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、基準(zhǔn)電壓源在模擬電路中有著十分廣泛的應(yīng)用,本文概述了基準(zhǔn)電壓源的發(fā)展歷史、現(xiàn)狀和趨勢。并針對各種結(jié)構(gòu)的優(yōu)勢和特點(diǎn)分別闡述了雙極、CMOS、BiCMOS的基準(zhǔn)電壓源。近年來由于集成工藝水平的提高、電路設(shè)計(jì)技術(shù)的不斷改進(jìn),模擬集成電路的設(shè)計(jì)得到較大的發(fā)展,同時(shí)對電路的性能提出新的挑戰(zhàn)。隨著便攜式電子系統(tǒng)的普遍應(yīng)用,對模擬集成電路的功耗提出了更高的要求。模擬電路主要包括線性集成電路(運(yùn)算放大器等)和非線性集成電路(電壓比較器、振蕩器等)。其中

2、基準(zhǔn)源電路是必不可少的基本單元,而且其精度及穩(wěn)定性對系統(tǒng)有較大的影響。此外,基準(zhǔn)源電路在模數(shù)混合集成電路也經(jīng)常用到。 本文重點(diǎn)針對在正常工作時(shí)功耗電流小于1.5uA的特殊應(yīng)用,從低功耗、高精度的角度進(jìn)行電路層次的設(shè)計(jì)和優(yōu)化。首先,根據(jù)具體要求選擇了CMOS工藝電路,在此基礎(chǔ)上,按照功耗和精度的指標(biāo),設(shè)計(jì)了一種帶隙基準(zhǔn)源。由于此電路要求較寬的電源電壓范圍,就必須很好地解決電源抑制比與工作電壓范圍的矛盾。本設(shè)計(jì)采用CSMC 0.5u

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論