2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩62頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著科技的發(fā)展,人們已經(jīng)越來(lái)越不滿足于傳統(tǒng)的二維圖像所帶來(lái)的視覺(jué)效果,一直追求通過(guò)技術(shù)手段得到反映自然界事物深度感、立體感的具有視覺(jué)沖擊力的三維圖像。自從三維全息技術(shù)誕生以來(lái),許多學(xué)者已為三維全息顯示設(shè)計(jì)過(guò)多種實(shí)現(xiàn)方法。目前,主流的三維全息技術(shù)即計(jì)算全息三維顯示,它是一種基于計(jì)算機(jī)和圖像處理的新型的全息顯示方法。
  與采用ASIC(專用集成電路)相比,采用FPGA(現(xiàn)場(chǎng)可編程門陣列)來(lái)設(shè)計(jì)系統(tǒng)主要有以下兩點(diǎn)優(yōu)勢(shì):一是能用可靠的標(biāo)

2、準(zhǔn)部件迅速進(jìn)行開(kāi)發(fā),并且在添加新的功能特性時(shí)可以更加方便靈活地修改設(shè)計(jì)系統(tǒng);二是可以在開(kāi)發(fā)期間或在產(chǎn)品生命期內(nèi)隨時(shí)修正錯(cuò)誤,以保證產(chǎn)品性能的穩(wěn)定。對(duì)于生命周期較長(zhǎng)和產(chǎn)量較大的應(yīng)用,有時(shí)將設(shè)計(jì)轉(zhuǎn)化為ASIC專用芯片更為合適。所以FPGA相對(duì)ASIC而言,更適合于應(yīng)用在需要快速投放市場(chǎng)且支持遠(yuǎn)程升級(jí)的小型項(xiàng)目中。所以本設(shè)計(jì),依托 Altera公司的FPGA芯片CycloneIII EP3C5T144C8實(shí)現(xiàn)圖像處理和驅(qū)動(dòng)控制,采用Himax

3、的LCoS(硅基液晶反射式顯示器)HX7308作為顯示器,為計(jì)算全息三維顯示提供數(shù)據(jù)處理和顯示的硬件平臺(tái)
  本文分為六章來(lái)闡述計(jì)算全息數(shù)據(jù)處理與顯示系統(tǒng)。
  首先,在第一章緒論部分,詳細(xì)分析了計(jì)算全息技術(shù)的特點(diǎn),主流顯示技術(shù) LCD和LCoS顯示的優(yōu)缺點(diǎn),展示了近年來(lái)計(jì)算全息技術(shù)在國(guó)內(nèi)外的發(fā)展情況及取得成果,進(jìn)而闡述了基于FPGA和LCoS的計(jì)算全息三維顯示技術(shù)的優(yōu)勢(shì)。
  在第二章中,本文從FPGA的工作原理,F(xiàn)

4、PGA項(xiàng)目開(kāi)發(fā)流程,以及Altera公司的FPGA/CPLD開(kāi)發(fā)平臺(tái) QuartusIIV9.1SP2的特性和Verilog HDL四個(gè)方面,詳細(xì)介紹了項(xiàng)目開(kāi)發(fā)的相關(guān)知識(shí)。
  在第三章中,本文詳細(xì)分析了系統(tǒng)設(shè)計(jì)中的硬件構(gòu)成和硬件描述語(yǔ)言代碼的設(shè)計(jì)思路。硬件原理圖部分主要包括:FPGA開(kāi)發(fā)板與 LCoS的接口電路部分和LCoS的供電電源部分。采用Verilog HDL和ALtera的IP核完成了代碼部分的七個(gè)模塊:系統(tǒng)頂層模塊、用

5、于存儲(chǔ)圖像數(shù)據(jù)的單口 ROM模塊、產(chǎn)生系統(tǒng)時(shí)鐘和復(fù)位功能的PLL和系統(tǒng)復(fù)位模塊、負(fù)責(zé)圖像處理的FFT模塊、作為數(shù)據(jù)緩沖器的異步 FIFO模塊、對(duì)LCoS進(jìn)行初始化配置的IIC總線模塊和直接驅(qū)動(dòng) LCoS的行場(chǎng)驅(qū)動(dòng)時(shí)序模塊。對(duì)每個(gè)模塊的實(shí)現(xiàn)代碼作了深入分析,給出了在TimeQuest中對(duì)系統(tǒng)的時(shí)序約束分析過(guò)程,并附以時(shí)序分析結(jié)果。
  第四章中,對(duì)測(cè)量結(jié)果進(jìn)行了分析,利用開(kāi)發(fā)平臺(tái) QuartusII中內(nèi)嵌的Signal TapII邏

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論