版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、TDD-LCR是第三代移動通信的三大主流標(biāo)準(zhǔn)之一,它綜合了TDMA和CDMA的所有技術(shù)優(yōu)勢,具有靈活的空中接口,在三大主流標(biāo)準(zhǔn)中具有最高的頻譜效率。TDD-LCR系統(tǒng)中采用了智能天線、聯(lián)合檢測、軟件無線電等先進(jìn)技術(shù),其中聯(lián)合檢測技術(shù)通過減弱或消除多址干擾和符號間干擾,改善了系統(tǒng)性能、提高了系統(tǒng)容量、增大了小區(qū)覆蓋范圍,但是隨之也帶來了基帶信號處理計算復(fù)雜的問題。 在用于移動終端設(shè)備的基帶信號處理器上如何實現(xiàn)聯(lián)合檢測一直是TDD-
2、LCR系統(tǒng)實現(xiàn)商用的瓶頸之一。本文通過對現(xiàn)有聯(lián)合檢測算法的分析,結(jié)合目前用于終端基帶信號處理的可授權(quán)DSP核自身的特點(diǎn),圍繞終端聯(lián)合檢測的實現(xiàn)做了以下幾方面的研究: 1.研究了近似Cholesky算法在ZSP540數(shù)字信號處理器上的實現(xiàn)可行性。通過直接編寫匯編代碼的方法,對終端聯(lián)合檢測算法各個功能模塊在ZSP540上的實現(xiàn)情況進(jìn)行了評估。分析了軟件實現(xiàn)聯(lián)合檢測存在的主要問題。提出了基于協(xié)處理器的終端聯(lián)合檢測方案。 2.研
3、究了分塊Schur算法的CORDIC實現(xiàn)問題,提出了在不需要引入額外復(fù)數(shù)乘法器的前提下,利用CORDIC單元完成分塊Schur算法的定點(diǎn)算法。 3.設(shè)計了以基于CORDIC的分塊Schur算法為核心的終端聯(lián)合檢測協(xié)處理器。通過對算法數(shù)據(jù)流進(jìn)行充分分析,優(yōu)化了協(xié)處理器的數(shù)據(jù)通道,減少了算子個數(shù)。 4.提出了以文件交換為基礎(chǔ),以MATLAB為核心的頂層功能驗證環(huán)境,結(jié)合3GPP編寫的TDD-LCR物理層規(guī)范和終端一致性規(guī)范設(shè)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- IPSec安全協(xié)處理器的研究與設(shè)計.pdf
- 協(xié)處理器設(shè)計技術(shù)的研究.pdf
- 基于EDA技術(shù)的圖像邊緣檢測協(xié)處理器研究.pdf
- AES協(xié)處理器IP核的設(shè)計與實現(xiàn).pdf
- ieee802.15.4ccmaes協(xié)處理器的研究與設(shè)計
- 可重構(gòu)密碼協(xié)處理器設(shè)計.pdf
- 協(xié)處理器版圖設(shè)計及驗證.pdf
- 基于AES的安全協(xié)處理器設(shè)計與實現(xiàn).pdf
- 高速ECC算法協(xié)處理器設(shè)計.pdf
- 基于IPSec協(xié)議的安全協(xié)處理器設(shè)計.pdf
- 嵌入式安全協(xié)處理器設(shè)計.pdf
- 2048位RSA協(xié)處理器IP核的研究與設(shè)計.pdf
- 定制指令與協(xié)處理器加速機(jī)制的研究.pdf
- 高性能專用數(shù)字協(xié)處理器的設(shè)計與測試.pdf
- 可重用分組密碼協(xié)處理器的設(shè)計與應(yīng)用.pdf
- 動態(tài)可重構(gòu)協(xié)處理器研究.pdf
- IC卡AES協(xié)處理器的FPGA設(shè)計.pdf
- 8087數(shù)值協(xié)處理器CMOS電路的設(shè)計.pdf
- 基于多核并行處理器的SDR手持終端設(shè)計與研究.pdf
- AltiVec協(xié)處理器的軟硬件協(xié)同設(shè)計.pdf
評論
0/150
提交評論