版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、AltiVec協(xié)處理器的軟硬件協(xié)同設(shè)計(jì)SW/HWCoDesignofAltiVecCoprocessor領(lǐng)域:作者姓名:指導(dǎo)教師:企業(yè)導(dǎo)師:軟件工程沈亞峰郭煒研究員王粟高級(jí)工程師天津大學(xué)軟件學(xué)院二零一五年十二月摘要為了在整體上提高嵌入式系統(tǒng)對(duì)多媒體應(yīng)用的處理能力,現(xiàn)代的處理器設(shè)計(jì)公司和廠商通常都會(huì)在其原有的指令集的基礎(chǔ)上增加一部分?jǐn)U展指令,專門(mén)用于多媒體應(yīng)用的處理。而這一部分指令通常是基于SIMD(單指令多數(shù)據(jù))技術(shù)的。AltiVec技
2、術(shù)就是由IBM公司和摩托羅拉公司提出的用于擴(kuò)展PowerPC指令集的向量類指令,其目的在于提升PowerPC系列的處理器對(duì)于多媒體數(shù)據(jù)的并行處理能力。軟硬件協(xié)同設(shè)計(jì)指的是軟件和硬件的設(shè)計(jì)同步進(jìn)行。這種方法使得軟件設(shè)計(jì)人員能夠在硬件開(kāi)發(fā)完成之前就獲得硬件需要實(shí)現(xiàn)的指令算法模型,并根據(jù)該算法進(jìn)行軟件級(jí)別的建模和實(shí)現(xiàn)。對(duì)于一款協(xié)處理器而言,其軟硬件協(xié)同設(shè)計(jì)的流程主要包括下面的幾部分:指令集的功能與格式分析、軟硬件任務(wù)劃分、軟硬件同步設(shè)計(jì)和驗(yàn)證
3、。本文對(duì)一款A(yù)ltiVec協(xié)處理器進(jìn)行了軟硬件的協(xié)同設(shè)計(jì)和驗(yàn)證。首先,文章介紹了AltiVec體系結(jié)以及AltiVec指令集的基本功能和格式。之后,針對(duì)AltiVee體系結(jié)構(gòu),提出了幾種軟硬件協(xié)同設(shè)計(jì)與驗(yàn)證流程,也即:使用SystemVerilog平臺(tái)的軟硬件協(xié)同驗(yàn)證、PowerPC405AltiVec的頂層驗(yàn)證、基于QEMU電子系統(tǒng)級(jí)設(shè)計(jì)平臺(tái)的軟硬件協(xié)同設(shè)計(jì)與驗(yàn)證。隨后,文章根據(jù)AltiVec指令格式的分析,給出了一種AlfiVec協(xié)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- ieee802.15.4mac層協(xié)處理器的軟硬件協(xié)同設(shè)計(jì)
- HINOC網(wǎng)絡(luò)MAC協(xié)處理器軟硬件協(xié)同及流分類機(jī)制研究.pdf
- 實(shí)時(shí)圖像處理器的軟硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多處理器核SOC的軟硬件協(xié)同驗(yàn)證平臺(tái)研究.pdf
- 導(dǎo)航數(shù)據(jù)處理器的軟硬件設(shè)計(jì)及實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗(yàn)證關(guān)鍵技術(shù)研究.pdf
- 32位MIPS處理器研究及其軟硬件建模.pdf
- SOC軟硬件協(xié)同設(shè)計(jì)方法研究.pdf
- 軟硬件協(xié)同設(shè)計(jì)技術(shù)研究.pdf
- HEAAC解碼器的軟硬件協(xié)同設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS視頻解碼器的軟硬件協(xié)同設(shè)計(jì)研究.pdf
- 容錯(cuò)IP核的軟硬件協(xié)同設(shè)計(jì).pdf
- 基于OpenRISC的音頻解碼器軟硬件協(xié)同設(shè)計(jì).pdf
- SOPC軟硬件協(xié)同設(shè)計(jì)的方法研究.pdf
- SEP4020微處理器評(píng)估板軟硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- MP3的軟硬件協(xié)同設(shè)計(jì).pdf
- 橢圓曲線密碼系統(tǒng)軟硬件協(xié)同設(shè)計(jì).pdf
- 基于OMAP的無(wú)線傳感網(wǎng)節(jié)點(diǎn)處理器部分的軟硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于軟硬件協(xié)同的音頻解碼器研究與設(shè)計(jì).pdf
- VOIP終端的軟硬件協(xié)同設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論