已閱讀1頁,還剩111頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、大亞灣反應(yīng)堆中微子實驗是一個前期研究中的中微子振蕩實驗,主要目標(biāo)是利用核反應(yīng)堆產(chǎn)生的電子反中微子來測定一個具有重大物理意義的參數(shù)一中微子混和角θ13。實驗通過比較遠近探測器的中微子通量和能譜,就可以確定中微子是否發(fā)生了振蕩,進而確定振蕩參數(shù)θ13。經(jīng)由探測器得到的數(shù)據(jù)通過光電轉(zhuǎn)換裝置變成電信號,電信號被放大處理后可以推算出粒子的能量信息和位置信息,這些信息再經(jīng)過一個高速波形取樣電路進行讀取。 為了保證各路信號的取樣率和幅度分辨率
2、,使所有插件能夠達到同步,以便進行精確的時間定位,高速波形取樣電路設(shè)計了外部時鐘的接入口。時鐘源是高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中最重要的子電路之一,因為時鐘信號的定時精度會直接影響ADC的動態(tài)性能,為了將這種影響最小化,時鐘源必須具有很低的時鐘抖動或相位噪聲,否則系統(tǒng)的動態(tài)性能在很大程度上將不由前端模擬輸入或者ADC的性能決定。 本文從芯片選擇,硬件原理設(shè)計,PCB制板和電路調(diào)試等方面對此高速時鐘電路進行了相關(guān)的介紹,文章著重介紹了1GHz
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 1GHz合成掃頻源硬件電路設(shè)計.pdf
- 基于FPGA的1GHz數(shù)據(jù)采集卡研制.pdf
- 基于DSP和FPGA的雙通道1GHz高速ADC數(shù)據(jù)采集系統(tǒng).pdf
- 時鐘占空比校準(zhǔn)電路設(shè)計.pdf
- 基于fpga的樂曲演奏電路設(shè)計
- 基于fpga的串口通信電路設(shè)計
- 基于溫度的DRAM刷新時鐘產(chǎn)生電路設(shè)計.pdf
- 基于單片機系統(tǒng)的時鐘電路設(shè)計
- 基于fpga的交通燈控制電路設(shè)計設(shè)計(1)
- 基于cpld的數(shù)字時鐘電路設(shè)計【開題報告】
- 基于fpga的簡單音樂電路設(shè)計
- 基于fpga的時序邏輯電路設(shè)計
- 基于延遲鎖相環(huán)的時鐘電路設(shè)計.pdf
- 1GHz數(shù)字射頻存儲器的設(shè)計.pdf
- 基于fpga的ccd時序電路設(shè)計
- 基于fpga音樂硬件演奏電路設(shè)計
- 基于FPGA的GZIP硬件壓縮電路設(shè)計.pdf
- 1GHz信號源的研制.pdf
- 基于fpga的通用外設(shè)電路設(shè)計設(shè)計
- 基于PLL的時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
評論
0/150
提交評論