版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著工藝的發(fā)展和集成電路規(guī)模的擴大,功耗已成為集成電路設(shè)計中的一個十分關(guān)鍵的問題。傳統(tǒng)的方法已經(jīng)難以解決低功耗的問題,而高層次綜合設(shè)計能夠最大程度地實現(xiàn)電路的功耗優(yōu)化。集成電路設(shè)計層次的不同,也導(dǎo)致了對于電路功耗優(yōu)化能力的不同,高層次綜合階段對電路功耗有巨大的優(yōu)化空間,而到物理設(shè)計階段的功耗優(yōu)化空間則急劇減少,因此,在更高的層次上優(yōu)化功耗,取得的優(yōu)化效果會更好,高層次綜合低功耗的研究變得更加重要。 本文綜述了高層次綜合的相關(guān)理論
2、,并對高層次綜合階段的功耗優(yōu)化技術(shù)進行了研究。本文的工作主要包括以下兩個方面: 1)提出了一種在高層次綜合中考慮動態(tài)功耗優(yōu)化的改進方法。首先,建立了一個考慮時間、資源和數(shù)據(jù)依賴性約束條件的系統(tǒng)動態(tài)功耗模型。進而,利用遺傳算法與蟻群算法相結(jié)合的方法,在時間、資源和數(shù)據(jù)依賴性的約束條件下,通過高層次綜合階段的調(diào)度和模塊分配對動態(tài)功耗進行優(yōu)化。針對基準電路的實驗結(jié)果表明,本文方法能夠明顯的減少電路產(chǎn)生的動態(tài)功耗。 2)提出了一
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 面向高層次綜合的低功耗分配方法研究.pdf
- 基于低功耗的高層次綜合算法研究.pdf
- VLSI高層次綜合中可測性和低功耗設(shè)計方法研究.pdf
- VLSI的高層次綜合方法研究.pdf
- 大規(guī)模集成電路設(shè)計中的低功耗高層次綜合算法研究.pdf
- VLSI低功耗高層綜合設(shè)計技術(shù)研究.pdf
- 高層次綜合中工藝映射研究.pdf
- 基于吳方法的高層次模型檢驗方法研究.pdf
- VLSI高層綜合設(shè)計低功耗調(diào)度算法的研究與實現(xiàn).pdf
- VLSI高層綜合設(shè)計低功耗綁定互聯(lián)算法的研究與實現(xiàn).pdf
- 基于高層次綜合的MCU IP核的設(shè)計研究.pdf
- 基于C-C++的高層次綜合應(yīng)用研究.pdf
- 高層次思維的理解
- 低功耗設(shè)計方法
- 多核數(shù)字電路高層次綜合的研究與實現(xiàn).pdf
- 高層次人才制度
- 關(guān)于市認定的高層次專業(yè)人才和海外高層次人才
- 高層次綜合調(diào)度算法的若干優(yōu)化技術(shù)研究.pdf
- SOC低功耗設(shè)計方法研究.pdf
- 高層次人才引進的現(xiàn)狀
評論
0/150
提交評論