版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著大規(guī)模集成電路的飛速發(fā)展和廣泛應(yīng)用,其設(shè)計(jì)手段的進(jìn)展緩慢成為技術(shù)發(fā)展中急需解決的瓶頸問題,迫切要求IC-CAD工具自動(dòng)設(shè)計(jì)系統(tǒng)進(jìn)入更高的層次。而系統(tǒng)功率的增加以及能源供給矛盾的日漸突出,高速率高性能的系統(tǒng)芯片的功耗成為日漸突出的問題。如何設(shè)計(jì)出低功耗的VLSI超大規(guī)模集成電路成為當(dāng)務(wù)之急。
本論文在黑龍江省科學(xué)自然基金項(xiàng)目“VLSI低功耗高層綜合設(shè)計(jì)”的支持下,進(jìn)行了高層綜合綁定互聯(lián)算法的研究并加以具體實(shí)現(xiàn)。
本
2、文首先回顧了高層綜合綁定互聯(lián)算法的發(fā)展歷史和研究成果,并進(jìn)行了歸納總結(jié)。通過對(duì)它們進(jìn)行廣泛的研究和綜合比較,又考慮到算法復(fù)雜度和系統(tǒng)集成障礙等問題,最終選定群分算法作為綁定算法,耦合感知算法作為互聯(lián)算法,并對(duì)后者進(jìn)行了改進(jìn)以充分適應(yīng)低功耗這個(gè)應(yīng)用背景的特點(diǎn)。
同時(shí),本文根據(jù)綁定互聯(lián)在整個(gè)高層綜合系統(tǒng)中所處的位置,與前期的調(diào)度工作配合,在Windows環(huán)境下用C語言搭建了試驗(yàn)平臺(tái)。
在綁定階段,根據(jù)基本群分算法和通用群
3、分算法的特點(diǎn),應(yīng)用到寄存器綁定和運(yùn)算單元的綁定中。在概要?jiǎng)澐殖鼋壎ㄗ酉到y(tǒng)的模塊結(jié)構(gòu)后,詳細(xì)設(shè)計(jì)了各個(gè)具體的函數(shù)模塊和相應(yīng)的數(shù)據(jù)結(jié)構(gòu),并實(shí)現(xiàn)了綁定子系統(tǒng)。
在互聯(lián)階段,主要是采用了兩種思想實(shí)現(xiàn)互聯(lián)子系統(tǒng),并把它與之前的各個(gè)子系統(tǒng)進(jìn)行了系統(tǒng)集成與調(diào)試。即仍舊沿用群分割算法進(jìn)行互聯(lián)單元的綁定和采用針對(duì)低功耗的耦合互聯(lián)算法實(shí)現(xiàn)互聯(lián)。通用的benchmark進(jìn)行測(cè)試證明,將改進(jìn)的耦合互聯(lián)子系統(tǒng)與綁定子系統(tǒng)進(jìn)行集成,在功耗節(jié)省方面取得了良
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- VLSI高層綜合設(shè)計(jì)低功耗調(diào)度算法的研究與實(shí)現(xiàn).pdf
- VLSI低功耗高層綜合設(shè)計(jì)技術(shù)研究.pdf
- JPEG圖像壓縮算法的VLSI低功耗實(shí)現(xiàn).pdf
- VLSI低功耗設(shè)計(jì)與研究.pdf
- VLSI高層次綜合中可測(cè)性和低功耗設(shè)計(jì)方法研究.pdf
- CMOS VLSI電路的功耗分析及低功耗設(shè)計(jì)研究.pdf
- 基于低功耗的高層次綜合算法研究.pdf
- 超低功耗可逆邏輯綜合算法的研究與實(shí)現(xiàn).pdf
- 寬帶音頻解壓處理VLSI系統(tǒng)的低功耗DSP實(shí)現(xiàn)研究.pdf
- VLSI低功耗可測(cè)性設(shè)計(jì)技術(shù)研究.pdf
- 考慮低功耗的高層次綜合方法研究.pdf
- 納米級(jí)工藝VLSI芯片低功耗物理設(shè)計(jì)研究.pdf
- 直接數(shù)字頻率合成器的低功耗VLSI實(shí)現(xiàn).pdf
- 低功耗RFID系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CORDIC算法低功耗加速器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗嵌入式微處理器的VLSI設(shè)計(jì)研究.pdf
- 低功耗3D NoC綜合設(shè)計(jì)優(yōu)化算法研究.pdf
- 低功耗藍(lán)牙SOC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗頻率綜合器及其校準(zhǔn)技術(shù)的研究與實(shí)現(xiàn).pdf
- 低功耗低成本的圖像合成算法與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論