版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本文研究內(nèi)容是為“十一五”預(yù)研項(xiàng)目《高性能軍用網(wǎng)絡(luò)處理器技術(shù)》做技術(shù)儲備。本文在考查RISC引擎在網(wǎng)絡(luò)處理器SoC中應(yīng)用的基礎(chǔ)上,重點(diǎn)研究了RISC的指令流水線技術(shù),并給出一個(gè)簡單的設(shè)計(jì)實(shí)現(xiàn)方案,在此設(shè)計(jì)中增加了CRC32并行計(jì)算功能。 本文分三個(gè)部分: 首先,介紹了RISC引擎在網(wǎng)絡(luò)處理器SoC中的重要作用。 其次,考察了RISC的指令流水線關(guān)鍵技術(shù)。對于指令流水線引起的數(shù)據(jù)冒險(xiǎn)和控制冒險(xiǎn),以及解決數(shù)據(jù)冒險(xiǎn)和控
2、制冒險(xiǎn)的方法和由此發(fā)展起來的RISC結(jié)構(gòu)方案,給予了詳細(xì)的闡述。重點(diǎn)研究通過旁路技術(shù)、寄存器換名和保留站等技術(shù)方法來解決數(shù)據(jù)冒險(xiǎn)問題;研究采用暫停流水線和動態(tài)分支預(yù)測等技術(shù)方法來解決控制冒險(xiǎn)問題;同時(shí)還研究了基于硬件的預(yù)測法和多發(fā)射技術(shù)等高級RISC流水線結(jié)構(gòu)。 最后,本文研究了一個(gè)開源的RISC體系結(jié)構(gòu)——0penRISC,并參考OpenRISC用Verilog HDL實(shí)現(xiàn)了RISC指令流水線;在此基礎(chǔ)上,對這個(gè)RISC指令流
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SDR處理器關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器中定制控制處理器關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器驅(qū)動軟件關(guān)鍵技術(shù)研究.pdf
- 面向網(wǎng)絡(luò)處理器的軟件平臺關(guān)鍵技術(shù)研究.pdf
- 基于網(wǎng)絡(luò)處理器實(shí)現(xiàn)MPLS應(yīng)用的關(guān)鍵技術(shù)研究.pdf
- 網(wǎng)絡(luò)處理器軟件平臺關(guān)鍵技術(shù).pdf
- 同時(shí)多線程處理器關(guān)鍵技術(shù)研究.pdf
- 橢圓曲線密碼處理器關(guān)鍵技術(shù)研究.pdf
- 圖像信號處理器中關(guān)鍵技術(shù)研究.pdf
- 處理器條件分支指令處理關(guān)鍵技術(shù)研究.pdf
- 基于網(wǎng)絡(luò)處理器的防火墻關(guān)鍵技術(shù)研究.pdf
- MPSOC多線程處理器關(guān)鍵技術(shù)研究.pdf
- 基于RISC的32位微處理器關(guān)鍵技術(shù)的研究與實(shí)現(xiàn).pdf
- 分簇超標(biāo)量處理器關(guān)鍵技術(shù)研究.pdf
- 基于網(wǎng)絡(luò)處理器的BRAS驅(qū)動關(guān)鍵技術(shù)研究與實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗(yàn)證關(guān)鍵技術(shù)研究.pdf
- 片上多處理器關(guān)鍵技術(shù)研究.pdf
- 基于多核處理器的寬帶無線網(wǎng)絡(luò)關(guān)鍵技術(shù)研究.pdf
- 多核并行網(wǎng)絡(luò)處理器物理設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- IXP網(wǎng)絡(luò)處理器寄存器分配的關(guān)鍵技術(shù).pdf
評論
0/150
提交評論