已閱讀1頁,還剩162頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、論文的主要工作和取得的成果如下:1、制定了PCI總線接口內(nèi)側(cè)主PCI(PCIMaster)總線協(xié)議和從PCI(PCISlave)決線協(xié)議,提出了中國第一個(gè)符合VSIA標(biāo)準(zhǔn)的PCI內(nèi)則總線協(xié)議.2、討論了PCI總線接口IP核的設(shè)計(jì)方法.3、討論了IIC總線接口IP核的設(shè)計(jì)方法.4、討論了多媒體圖形、影象和硬件光村數(shù)據(jù)的融合技術(shù),提出了一種基于串-并行拓?fù)浣Y(jié)構(gòu)的新型融合技術(shù).5、討率了顏色空間轉(zhuǎn)換IP核的設(shè)計(jì)方法.6、討論了八位CISC微處
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于深亞微米工藝的IP設(shè)計(jì)技術(shù)研究.pdf
- 基于深亞微米設(shè)計(jì)技術(shù)的PCI核研究與實(shí)現(xiàn).pdf
- 深亞微米槽柵MOS器件的理論及實(shí)驗(yàn)研究.pdf
- 超深亞微米SOC設(shè)計(jì)IP硬核建模及物理實(shí)現(xiàn)關(guān)鍵技術(shù).pdf
- 亞微米和深亞微米IC中的ESD保護(hù)結(jié)構(gòu)研究.pdf
- 研究在深亞微米技術(shù)下ESD防護(hù)設(shè)計(jì)策略.pdf
- 深亞微米高速低功耗SRAM的設(shè)計(jì).pdf
- 深亞微米靈敏放大器設(shè)計(jì).pdf
- 深亞微米IC物理設(shè)計(jì)的均衡優(yōu)化研究.pdf
- 深亞微米集成電路的失效定位技術(shù).pdf
- 深亞微米工藝下的Memory建庫技術(shù)研究.pdf
- 亞微米、深亞微米CMOS集成電路靜電保護(hù)結(jié)構(gòu)設(shè)計(jì)研究.pdf
- 超深亞微米IC后端設(shè)計(jì)中關(guān)鍵技術(shù)研究.pdf
- 深亞微米VLSI GHz時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)方法研究.pdf
- 深亞微米GGNMOS的ESD防護(hù)特性研究.pdf
- 超深亞微米PMOSFET的NBTI效應(yīng)研究.pdf
- 深亞微米集成電路的低功耗設(shè)計(jì).pdf
- 深亞微米應(yīng)變硅器件的模擬研究.pdf
- 深亞微米SCoC芯片的低功耗物理設(shè)計(jì).pdf
- 深亞微米CMOS高速分接器設(shè)計(jì).pdf
評論
0/150
提交評論