版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著通信和多媒體領(lǐng)域應(yīng)用變得越來越復(fù)雜,傳統(tǒng)的基于集成電路(ASIC)的解決方案由于研發(fā)成本高,靈活性差,顯得越來越不適用。取而代之的,以處理器,特別是多核處理器,為核心的系統(tǒng)正逐漸成為焦點。處理器具有良好的可編程性和靈活性。相比與設(shè)計一款A(yù)SIC芯片,基于處理器的系統(tǒng)的實現(xiàn)成本非常低。但這目前處理器的功耗和性能仍然很難與ASIC相比,往往不能滿足當(dāng)今應(yīng)用的需求。
針對上述問題,本文面向通信和多媒體這兩個特定領(lǐng)域,對多核處理器
2、進(jìn)行優(yōu)化,研究了多核處理器設(shè)計過程中的一些關(guān)鍵技術(shù),力求縮小多核處理器與傳統(tǒng)ASIC之間的差距,設(shè)計一款高性能低功耗的多核處理器芯片。本文的主要工作如下:
1.簇狀多核處理器的整體架構(gòu)
本文所設(shè)計的處理器采用了簇狀架構(gòu)。同一個簇內(nèi)的處理器聯(lián)系非常緊密,他們之間可以進(jìn)行高效的數(shù)據(jù)通信,并共享有存儲器,運算單元等資源。雖然所有的處理器核是同構(gòu)的,但簇與簇之間的功能有所不同,有的簇含有較大的數(shù)據(jù)存儲器,而其他簇則含有針對通
3、信和多媒體的加速單元。每個簇都含有自己獨立的時鐘源,各個簇可根據(jù)其工作量選擇不同的工作頻率。
2.SIMD指令集擴(kuò)展及流水線優(yōu)化
本文在兼容MIPS常用指令的基礎(chǔ)上進(jìn)行了指令集的優(yōu)化,增加了豐富的SIMD指令,這些SIMD指令極大地增強(qiáng)了處理器核的并行處理器能力。此外,針對處理器核的一些硬件特性也增加了相應(yīng)的特殊指令,方便對相應(yīng)硬件模塊的訪問,如check,regconfig等。同時,由于SIMD指令的位寬非常靈活,
4、還相應(yīng)地對流水線作了優(yōu)化,主要包括對數(shù)據(jù)運算通路進(jìn)行細(xì)分,設(shè)計多位寬的旁路通路等。
3.多頁式前后臺寄存器堆
本文提出了多頁式前后臺寄存器堆的結(jié)構(gòu),此結(jié)構(gòu)在寄存器尋址位寬不變的情況下,將寄存器的容量擴(kuò)大了3倍。在同一時刻,只有32個寄存器可以被處理器核的流水線訪問,這些寄存器被稱為前臺寄存器,而其他的寄存器被稱為后臺寄存器。流水線在處理前臺寄存器中的數(shù)據(jù)時,后臺寄存器可以通過DMA進(jìn)行數(shù)據(jù)的預(yù)取或者結(jié)果的寫回。這樣大
5、部分訪問存儲器的指令都可以用后臺數(shù)據(jù)搬移來取代。此外,許多特殊功能也直接映射在了寄存器堆中,從而可以方便快速地訪問。
4.全局片上網(wǎng)絡(luò)局部共享存儲器的通信策略
本文設(shè)計的處理器中,采用了全局片上網(wǎng)絡(luò)互連,局部共享存儲器的通信策略,同時支持這兩種通信模式?;诠蚕泶鎯ζ鞯暮碎g通信最大的好處就是容易使用、編程簡單。而基于片上網(wǎng)絡(luò)的核間通信則具有良好的擴(kuò)展性和靈活性。使程序在不同的場合可以使用不同的通信方案,從而提升了其整
6、體性能。
5.融合包交換和鏈路交換的雙層片上網(wǎng)絡(luò)
本處理器中還對傳統(tǒng)的片上網(wǎng)絡(luò)做了優(yōu)化,將傳統(tǒng)的包交換網(wǎng)絡(luò)與鏈路交換網(wǎng)絡(luò)進(jìn)行了融合,通過發(fā)送鏈路配置包的方式來打通鏈路網(wǎng)絡(luò)中的通信路徑,既兼顧了靈活性又大大提高通信的能量效率。處理器核可以十分方便地訪問片上網(wǎng)絡(luò),而且此網(wǎng)絡(luò)還支持后臺數(shù)據(jù)搬移,可以直接通過DMA進(jìn)行數(shù)據(jù)傳輸。
6.芯片實現(xiàn)與測試
本文完成了多核處理器的硬件設(shè)計后,還進(jìn)一步完成了芯片的后
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多核處理器關(guān)鍵技術(shù)研究——運算陣列及存儲器的架構(gòu)與實現(xiàn).pdf
- 嵌入式多核處理器設(shè)計與實現(xiàn)關(guān)鍵技術(shù)研究.pdf
- 可擴(kuò)展64核處理器關(guān)鍵技術(shù)研究——單核、加速器架構(gòu)及h.264解碼器實現(xiàn)
- 基于指令插入技術(shù)的多核處理器調(diào)試系統(tǒng)關(guān)鍵技術(shù)研究與實現(xiàn).pdf
- 多核處理器關(guān)鍵技術(shù)研究——LTE下行信道Turbo譯碼的實現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器中定制控制處理器關(guān)鍵技術(shù)研究.pdf
- 多核處理器關(guān)鍵技術(shù)研究——h.264解碼器的實現(xiàn)與優(yōu)化
- 多核處理器內(nèi)部核間通信研究.pdf
- 多核網(wǎng)絡(luò)處理器驅(qū)動軟件關(guān)鍵技術(shù)研究.pdf
- 多核處理器關(guān)鍵技術(shù)研究——LTE信道估計及均衡器的實現(xiàn).pdf
- 基于多核處理器的圖像處理技術(shù)研究與實現(xiàn).pdf
- 共享高速緩存多核處理器的關(guān)鍵技術(shù)研究.pdf
- 多核處理器映射關(guān)鍵技術(shù)研究——映射工具框架及任務(wù)劃分技術(shù)研究.pdf
- SDR處理器關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器數(shù)據(jù)推拉總線協(xié)議關(guān)鍵技術(shù)與實現(xiàn).pdf
- 面向多核處理器的數(shù)據(jù)流程序編譯關(guān)鍵技術(shù)研究.pdf
- 面向特定應(yīng)用的多核處理器體系結(jié)構(gòu)關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗證關(guān)鍵技術(shù)研究.pdf
- 基于多核處理器的寬帶無線網(wǎng)絡(luò)關(guān)鍵技術(shù)研究.pdf
- 面向多核架構(gòu)的浮點協(xié)處理器設(shè)計技術(shù)研究.pdf
評論
0/150
提交評論