版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、安徽理工大學(xué)碩士學(xué)位論文基于FPGA的數(shù)字光端機(jī)的設(shè)計(jì)與實(shí)現(xiàn)姓名:康正坡申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):控制理論與控制工程指導(dǎo)教師:朱宗玖20110609AbstractAbstractInrecentyears,thesecuritysupervisorycontrolplaysamoreandmoreimportantroleinpeople’SdailylifeWeneedVideoopticaltransceiverinthefollo
2、wingareas:fromindustryproduction,exprssway,bankandporttoresidentialsurveillanceandroadmonitoringinpeople’SdailylifeTheDigitalopticaltransceiverinthisdesignedthesisadoptstheschemeofFPGAASICtoachievethecompressiontransmiss
3、ionofOnechannelunidirectionalvideosignal,OnechanneltwowayvideosignalandOnechannelreverseyuntaidatacontrolsignals:ThisDigitalopticaltransceiverisdividedintotransmittingterminalandreceivingterminalThemainfunctionoftransmit
4、tingterminalissendingvideo,audioandreceivingthecontralsignalthatisfromdistalyuntaicontrol;ThemainfunctionofreceivingterminalisreceivingthesignalofvideoandaudiothatcomefromtransmittingterminalandsendingthesignalofYuntaico
5、ntrolatthesametimeThisDigitalopticaltransceivercanmaketheNTSC,PALandSECAMfullycoexistThisthesisintroducesthehardwarecompositionandsoftwaredesignofDigitalopticaltransceiver’Stransmittingterminalandreceivingterminalseparat
6、elyThehardwaresectionmainlypresentvideocaptureandopticalReceiverModule,audiocaptureandReceiverModule,datasendingandReceiverModule,PhotoelectricelectroopticconversionModuleandCoreFPGAprocessingmoduleThedesignofthisthesism
7、ainlyadoptintegratedchipteducecosting,increasestabilityofthesystermIt’SalsoconvenienttotestanddebugtheproductionmeanwhileCoreprocessingmoduleadoptFPGAchip,becauseofitsconvenientprogramming,lowcostandflexibleinterfaceAndi
8、t’SpurposeisthatusesimplehardwarecircuittoachievecomplexsystemrequirementsThustheinterfacetechnologyofphotoelectricelectroopticconversionmoduleadoptsLVDS,SOastorealizehighspeedandhighqualitytransmissionThesoftwaresection
9、makesfullyuseofFPGAsflexbleprogrammingfunctionThevediosignalandaudiosignalatthetransmittingterminalgetthoughthetime—divisionmultiplexingdisposeofcoreFPGAprocessingmoudle,toformagroupofdatathatisspreadedbyframetoreceiving
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的數(shù)字光端機(jī)的研制.pdf
- 基于CPLD的數(shù)字光端機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPLD的雙路數(shù)字光端機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字視頻光端機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字中頻卡的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字存儲(chǔ)示波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字視頻光端機(jī)發(fā)送端的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SOPC的數(shù)字光端機(jī)的設(shè)計(jì).pdf
- 數(shù)字視頻光端機(jī)(接收端)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的數(shù)字鐘設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的單相數(shù)字移相器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字電源管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字下變頻電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的數(shù)字頻率及設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的高清視頻光端機(jī)研制.pdf
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的超寬帶數(shù)字后端設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字中頻接收機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP和FPGA的數(shù)字對(duì)消系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論